[发明专利]在DSP+FPGA架构中提高信号实时模式识别处理速度的系统及方法有效
| 申请号: | 200910197183.X | 申请日: | 2009-10-15 |
| 公开(公告)号: | CN101673343A | 公开(公告)日: | 2010-03-17 |
| 发明(设计)人: | 杨辉;陆小锋;张颖;金臻;袁承宗 | 申请(专利权)人: | 上海大学 |
| 主分类号: | G06K9/00 | 分类号: | G06K9/00 |
| 代理公司: | 上海上大专利事务所(普通合伙) | 代理人: | 何文欣 |
| 地址: | 200444*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明涉及一种在DSP+FPGA架构中提高信号实时模式识别处理速度的系统及方法。本发明的系统结构为用DSP、FPGA、SDRAM和FLASH这4个硬件芯片(组)搭建的信号实时模式识别核心。其中DSP作为主处理芯片,FPGA作为协处理芯片,SDRAM作为主存储器,提供DSP工作时的内存支持,FLASH作为辅助存储器。本发明中的DSP采用多线程来配合整个信号处理流程,一共实现4个线程,分别为主线程、信号采集、信号处理和结果处理线程。该方法改善了系统数据处理的并行性,提高了系统的信号处理速度,为嵌入式实时高速信号模式识别系统提供了一种基于DSP+FPGA架构的解决方案。 | ||
| 搜索关键词: | dsp fpga 架构 提高 信号 实时 模式识别 处理 速度 系统 方法 | ||
【主权项】:
1、一种在DSP+FPGA架构中提高信号实时模式识别处理速度的系统。其特征在于系统结构为用DSP、FPGA、SDRAM和FLASH 4个芯片搭建成信号实时模式识别核心,其中DSP作为主处理芯片,FPGA作为协处理芯片,SDRAM作为主存储器,提供DSP工作时的内存支持,FLASH作为辅助存储器。DSP、FPGA、SDRAM和FLASH均连接在DSP的EMIF总线上,方便它们互相进行数据交互。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海大学,未经上海大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910197183.X/,转载请声明来源钻瓜专利网。
- 上一篇:一种泄压式倒流防止器
- 下一篇:双吸单排风送机





