[发明专利]分离栅功率MOS器件及其制造方法在审
申请号: | 202110975073.2 | 申请日: | 2021-08-24 |
公开(公告)号: | CN114156183A | 公开(公告)日: | 2022-03-08 |
发明(设计)人: | 王加坤;吴兵 | 申请(专利权)人: | 杭州芯迈半导体技术有限公司 |
主分类号: | H01L21/336 | 分类号: | H01L21/336;H01L29/78 |
代理公司: | 北京成创同维知识产权代理有限公司 11449 | 代理人: | 蔡纯;张靖琳 |
地址: | 310051 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 分离 功率 mos 器件 及其 制造 方法 | ||
1.一种分离栅功率MOS器件的制造方法,其特征在于,包括:
在第一掺杂类型的衬底上形成第一掺杂类型的外延层,在所述外延层中形成沟槽;
在所述外延层表面和所述沟槽中形成第一绝缘层,所述第一绝缘层围绕沟槽形成空腔;
在所述空腔中填充多晶硅,并对所述多晶硅进行回蚀刻,去除所述多晶硅的一部分形成第一栅极导体,暴露所述空腔的上部;
在空腔中所述第一栅极导体的表面旋转涂布形成第二绝缘层;
在所述第二绝缘层上形成掩膜,去除所述外延层表面和所述沟槽中所述掩膜侧壁的第一绝缘层,暴露所述沟槽的上部;
在所述沟槽上部的侧壁和所述外延层的表面形成栅氧化层;
在所述沟槽的上部中形成第二栅极导体。
2.根据权利要求1所述的制造方法,其特征在于,采用热氧化工艺形成所述栅氧化层。
3.根据权利要求1所述的制造方法,其特征在于,在所述沟槽的上部中形成第二栅极导体的步骤之后,还包括:
在所述外延层的第一表面中体区和源区;
在所述栅氧化层和所述第二栅极导体的表面上形成介质层;
形成贯穿所述介质层、所述栅氧化层和所述源区,并延伸至所述体区中的通孔;
经由所述通孔在所述通孔底部的所述体区中形成接触区;
在所述通孔和所述介质层上沉积金属材料,形成第一电极;
在所述衬底的第二表面上形成第二电极。
4.根据权利要求3所述的制造方法,其特征在于,在所述外延层的第一表面中体区和源区的步骤包括:
以所述第二栅极导体为掩膜对所述外延层进行离子注入形成第二掺杂类型的体区,所述第二掺杂类型与所述第一掺杂类型相反;
以所述第二栅极导体为掩膜对所述外延层进行离子注入形成第一掺杂类型的源区。
5.根据权利要求3所述的制造方法,其特征在于,所述接触区为第二掺杂类型。
6.根据权利要求1所述的制造方法,其特征在于,所述第一掺杂类型为N型,所述第二掺杂类型为P型。
7.一种分离栅功率MOS器件,采用如权利要求1-6中任一项所述的制造方法形成,其特征在于,包括:
衬底;
位于所述衬底第一表面上的外延层;
位于所述外延层中的沟槽;
位于所述沟槽中的绝缘层和所述绝缘层包围的第一栅极导体;
位于所述沟槽中绝缘层上部的栅氧化层和第二栅极导体,所述栅氧化层位于所述沟槽的上部侧壁和所述外延层的表面上,所述第二栅极导体位于所述沟槽中的栅氧化层之间;
位于所述外延层邻接所述沟槽的区域中的体区、源区和接触区,所述体区和源区的掺杂类型相反;
位于所述栅氧化层和所述第二栅极导体上的介质层;以及
位于所述介质层上方且贯穿所述介质层向下延伸到接触区的第一电极,和位于所述衬底第二表面的第二电极。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州芯迈半导体技术有限公司,未经杭州芯迈半导体技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110975073.2/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造