[实用新型]提高POI输出口回波损耗的链路结构有效
| 申请号: | 201520858680.0 | 申请日: | 2015-10-30 |
| 公开(公告)号: | CN205028992U | 公开(公告)日: | 2016-02-10 |
| 发明(设计)人: | 谢瑞华 | 申请(专利权)人: | 世达普(苏州)通信设备有限公司 |
| 主分类号: | H01P5/08 | 分类号: | H01P5/08 |
| 代理公司: | 江苏圣典律师事务所 32237 | 代理人: | 王玉国 |
| 地址: | 215021 江苏*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 提高 poi 输出 回波 损耗 结构 | ||
1.提高POI输出口回波损耗的链路结构,其特征在于:包含四个环形器模块和两个3dB电桥模块,第一环形器模块具有一输入端口,其两输出端口分别与第一3dB电桥模块的一输入端口和第二3dB电桥模块的一输入端口相连;
第二环形器模块具有一输入端口,其两输出端口分别与第一3dB电桥模块的另一输入端口和第二3dB电桥模块的另一输入端口相连;
第一3dB电桥模块的两输出端口分别与第三环形器模块的一输入端口和第四环形器模块的一输入端口相连;
第二3dB电桥模块的两输出端口分别与第三环形器模块的另一输入端口和第四环形器模块的另一输入端口相连;
第三环形器模块和第四环形器模块均具有一输出端口。
2.根据权利要求1所述的提高POI输出口回波损耗的链路结构,其特征在于:所述第一环形器模块和第二环形器模块为SMT表面贴装式环形器模块。
3.根据权利要求1所述的提高POI输出口回波损耗的链路结构,其特征在于:所述第三环形器模块和第四环形器模块为SMT表面贴装式环形器模块。
4.根据权利要求1所述的提高POI输出口回波损耗的链路结构,其特征在于:所述第一3dB电桥模块和第二3dB电桥模块为SMT表面贴装式电桥模块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于世达普(苏州)通信设备有限公司,未经世达普(苏州)通信设备有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201520858680.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种包括天线的电子设备
- 下一篇:一种电池与电池模组、以及加热管理系统





