[发明专利]提高SOA能力的功率器件结构及其制造方法有效
| 申请号: | 201110310516.2 | 申请日: | 2011-10-13 |
| 公开(公告)号: | CN102412266A | 公开(公告)日: | 2012-04-11 |
| 发明(设计)人: | 王雷 | 申请(专利权)人: | 上海华虹NEC电子有限公司 |
| 主分类号: | H01L29/06 | 分类号: | H01L29/06;H01L29/36;H01L21/265;H01L21/336 |
| 代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 孙大为 |
| 地址: | 201206 上*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 提高 soa 能力 功率 器件 结构 及其 制造 方法 | ||
技术领域
本发明涉及微电子芯片制造领域中的功率器件结构与制造方法
背景技术
对于功率元件,除正常工作区以外,存在两个容易失效的区域,即器件开启与关断时。此时由于功率器件的响应速度通常都较慢,因此电流增强或减少滞后于电压的变化,因此在开启或关断瞬间会存在大电压和大电流注入的情况,此时器件本身必须对其有一定的抵抗能力,不会在开启或关断的时间内烧毁器件,此能力通常称为SOA(安全操作区域,Safety Operation Area)。器件的SOA能力直接制约了器件的最大击穿电压,工作电流和开关速度。
如图2所示,提高器件的SOA能力,本质就是如何避免高压下大电流注入效应引起的器件失效,通常通过抑制漏区空穴注入和源区电子注入两方面入手。抑制漏区的空穴电荷注入,通常采用引入一个很深的deep p+body区域与衬底相连,增强空穴电荷的收集能力,来抑制开启或关断时底空穴大电流注入时MOS失效;抑制源区的电子注入则是通过在n+源区下方引入一个shallow p+body在垂直方向阻隔n+source和p-body,防止开启或关断时大电流注入时沟道区向衬底耗尽引起电子电荷直接和衬底串通失效。
在实际生产制造过程中,deep p+body需要额外使用一张光罩,为了防止deep p+body对n+source的影响,需要留出一定的安全区域。而deep p+body,n+source都会在热过程中横阔,尤其是deep p+body要求很深,那就意味着横阔也会很大,因此设计时需要留出很大的空间,防止deep p+body扩散到n+source,大大影响器件面积,同时也会对器件性能有一定的影响。
同时p+埋层的引入也不是非常方便的,尤其在使用deep p+body的情况下,很难控制p+埋层的深度和水平方向,一旦p+埋层过深过浅,或者没有包住n+源区,其效果就会大幅度下降。
发明内容
本发明所要解决的技术问题是提供一种提高SOA能力的功率器件结构及其制造方法,它可以缩小元胞面积,提高SOA能力,降低制造成本。
为了解决以上技术问题,本发明提供了一种提高SOA能力的功率器件结构,具有一个耐高压的第一型半导体衬底区,其上的第二型半导体体区与第一型半导体源区,漏区从背面引出;在硅片正面,有一个埋入体内的沟槽,为第二型半导体多晶硅,与衬底直接相连,侧壁与源区和体区相连;源区下方有一个第二型半导体区域与体区隔离,其浓度比体区高;源区在埋入的沟槽边缘其深度在水平方向与其他区域浓度,深度保持一致,不存在明显的扩散形成的柱面型分布结构。
本发明的有益效果在于:缩小元胞面积,提高SOA能力,降低制造成本。
沟槽区侧壁可以通过生长绝缘膜,防止p+区对n+源区的影响。
沟槽区底部可以进行一次重掺杂注入,提高与衬底的接触。
沟槽区可以利用侧墙层进行自对准的p+埋入区的形成。
侧墙材料可以为SiO2,或SiN。
可以在多晶硅上方成长1层硬掩模层,其材质与侧墙层在干法或湿法刻蚀中具有选择比。
本发明还提供了一种提高SOA能力的功率器件结构的制造方法,包括以下步骤:
在衬底上产生栅氧化层和多晶硅栅极层;
多晶硅栅极层光刻刻蚀;
利用斜角注入产生体区,并进行退火与扩算;
利用斜角注入产生源区与体区的垂直隔断区域与源区,并进行退火与扩散;
生长硬掩模层,光刻刻蚀产生沟槽区;
填充p+多晶硅,并进行回刻。
附图说明
下面结合附图和具体实施方式对本发明作进一步详细说明。
图1是本专利的功率器件结构示意图;
图2是传统的功率器件结构示意图;
图3a-图3f是本发明所述方法的流程示意图。
图中附图标记说明:
1n-漂移区,2p+多晶硅埋入区,3p+埋层,4n+源区,5p体区,6栅氧,7栅,9侧墙
具体实施方式
如图1、图3所示,本专利以第一型半导体为n,第二型半导体为p来举例
1)选取n型衬底,生长SIO2和多晶硅栅极,SiO2厚度10A~2000A,多晶硅栅极厚度500A~2um,根据器件MOS器件的Vt,Ion,栅极电阻等要求而定。在多晶硅栅上方生长硬掩模层,此例中为SiN,侧墙为SiO2,保证两者材质不同,具有刻蚀选择比即可。硬掩模层厚度为200A~5um。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹NEC电子有限公司,未经上海华虹NEC电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110310516.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:超高压变压器上部器身定位装置
- 下一篇:高炉冲渣池液位检测仪
- 同类专利
- 专利分类





