[发明专利]一种基于FPGA的多通道分片合并处理方法及系统有效
申请号: | 201911170328.7 | 申请日: | 2019-11-26 |
公开(公告)号: | CN110968534B | 公开(公告)日: | 2021-11-30 |
发明(设计)人: | 马效波;刘学毅;成丹;张少真;梁树国 | 申请(专利权)人: | 航天恒星科技有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 北京善任知识产权代理有限公司 11650 | 代理人: | 金杨 |
地址: | 100083 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出一种基于FPGA的多通道分片合并处理方法,包括:1)令牌环轮询控制机制,用于实现将多通道的多片数据包以固定单元长度为单位进行并转串操作;2)读写仲裁机制,用于实现对内外部存储的读写仲裁和速率平衡;3)分区存储访问控制机制,用于实现与外部存储控制器的读写交互访问。本发明还提出一种基于FPGA的多通道分片合并处理系统,规避了DDR2SDRAM存储控制的复杂度,提高了并路转串路的效率,节省了FPGA内部的存储资源开销,可通过参数配置实现不同场景下的灵活应用。 | ||
搜索关键词: | 一种 基于 fpga 通道 分片 合并 处理 方法 系统 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于航天恒星科技有限公司,未经航天恒星科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201911170328.7/,转载请声明来源钻瓜专利网。