[发明专利]一种低延时分辨率自适应视频光纤传输编解码装置在审
申请号: | 201811483592.1 | 申请日: | 2018-12-05 |
公开(公告)号: | CN109413398A | 公开(公告)日: | 2019-03-01 |
发明(设计)人: | 李跃文;王永星;左朋莎;王智辉;陈旭辉;郭子昂 | 申请(专利权)人: | 中航光电科技股份有限公司 |
主分类号: | H04N7/22 | 分类号: | H04N7/22;H04N7/01;H04N5/06;H04N5/765 |
代理公司: | 中国航空专利中心 11008 | 代理人: | 杜永保 |
地址: | 471023 河南省洛阳市中国*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种低延时分辨率自适应视频光纤传输编解码装置,包括视频输入端、视频输出端;视频输入端包括USB设备A、FPGA A、接口模块A、USB接口芯片A、光电模块A;视频输出端包括光电模块B、FPGA B、接口模块B、USB接口芯片B、USB设备B;FPGA A编程生成视频处理模块、数据封帧模块A、数据解帧模块A、EDID处理模块A;FPGA B编程生成数据解帧模块B、数据封帧模块B、时钟模块B、视频还原模块、EDID处理模块B;视频输入端通过FPGA A的实时同步波形采样,获得视频数据和控制时序,对视频数据和控制时序重新编码,实现视频编码和时序编码的同步传输;视频输出端通过FPGA B对接收到的视频编码和时序编码进行视频同步还原,达到了低延时和分辨率自适应的目的。 | ||
搜索关键词: | 视频输出端 视频输入端 低延时 自适应 分辨率 编解码装置 处理模块 光电模块 光纤传输 接口模块 控制时序 时序编码 视频编码 视频 编程 视频处理模块 对视频数据 波形采样 还原模块 解帧模块 生成数据 时钟模块 实时同步 视频数据 视频同步 数据解帧 同步传输 重新编码 还原 | ||
【主权项】:
1.一种低延时分辨率自适应视频光纤传输编解码装置,其特征是:包括视频输入端、视频输出端;其中视频输入端包括DVI视频源、USB设备A、FPGA A、接口模块A、USB接口芯片A、光电模块A;所述FPGA A为可编程逻辑器件,通过编程方式在FPGA A内生成视频处理模块、数据封帧模块A、数据解帧模块A、EDID处理模块A;所述FPGA A内部还集成有GTX收发模块A;所述视频处理模块与数据封帧模块A通过单向传输总线A1连接,数据封帧模块A与GTX收发模块A通过单向传输总线A2连接,GTX收发模块A与数据解帧模块A通过单向传输总线A3连接,数据解帧模块A与EDID处理模块A通过单向传输总线A4连接;所述接口模块A包括DVI解码芯片、中继器芯片A、EEPROM芯片;中继器芯片A与EEPROM芯片通过I2C总线连接;DVI视频源通过DVI视频数据线A与接口模块A的DVI解码芯片连接;DVI解码芯片与视频处理模块之间通过像素时钟、Vs信号、Hs信号、DE信号、RGB888单向传输线连接;接口模块A的EEPROM芯片通过单向传输EDID数据线A与DVI视频源连接;接口模块A的中继器芯片A与EDID处理模块A之间通过I2C总线连接;USB设备A与USB接口芯片A之间通过双向键鼠信号线A连接;USB接口芯片A与FPGA A内的数据封帧模块A之间通过单向传输USB IN‑A连接;FPGA A内的数据解帧模块A与USB接口芯片A之间通过单向传输USB OUT‑A连接;FPGA A内的GTX收发模块A与光电模块A之间通过双向传输的串行信号线A连接;FPGA A内的EDID处理模块A与DVI视频源之间还有单向传输的HPD detect‑A线连接;其中视频输出端包括光电模块B、FPGA B、接口模块B、USB接口芯片B、显示设备、USB设备B;所述光电模块B与光电模块A之间通过双向传输光纤连接;所述FPGA B为可编程逻辑器件,通过编程方式在FPGA B内生成数据解帧模块B、数据封帧模块B、时钟模块B、视频还原模块、EDID处理模块B;所述FPGA B内部还集成有GTX收发模块B;GTX收发模块B与数据解帧模块B之间通过单向传输总线B2连接;数据解帧模块B与视频还原模块之间通过单向传输总线B1连接;数据解帧模块B与时钟模块B通过单向传输时钟数据线连接;时钟模块B与视频还原模块之间通过单向传输时钟信号线连接;EDID处理模块B与数据封帧模块B之间通过单向传输总线B4连接;数据封帧模块B与GTX收发模块B之间通过单向传输总线B3连接;所述光电模块B与FPGA B之间通过双向传输的串行信号线B连接;所述接口模块B包括DVI编码芯片、中继芯片B;FPGA B内的视频还原模块与接口模块B的DVI编码芯片之间通过Vs信号、Hs信号、DE信号、RGB888、像素时钟单向传输线连接;FPGA B内的EDID处理模块B与接口模块B的中继器芯片B之间通过I2C总线连接;显示设备与接口模块B的中继器芯片B之间通过单向传输EDID数据线B连接;FPGA B内的数据解帧模块B与USB接口芯片B之间通过单向传输USB OUT‑B线连接;USB接口芯片与FPGA B内数据封帧模块B之间通过单向传输USB IN‑B线连接;USB设备B与USB接口芯片B之间通过双向传输键鼠信号线B连接;显示设备与FPGAB内的EDID处理模块B之间通过单向传输HPD detect‑B连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中航光电科技股份有限公司,未经中航光电科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811483592.1/,转载请声明来源钻瓜专利网。