[发明专利]一种低延时分辨率自适应视频光纤传输编解码装置在审
申请号: | 201811483592.1 | 申请日: | 2018-12-05 |
公开(公告)号: | CN109413398A | 公开(公告)日: | 2019-03-01 |
发明(设计)人: | 李跃文;王永星;左朋莎;王智辉;陈旭辉;郭子昂 | 申请(专利权)人: | 中航光电科技股份有限公司 |
主分类号: | H04N7/22 | 分类号: | H04N7/22;H04N7/01;H04N5/06;H04N5/765 |
代理公司: | 中国航空专利中心 11008 | 代理人: | 杜永保 |
地址: | 471023 河南省洛阳市中国*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 视频输出端 视频输入端 低延时 自适应 分辨率 编解码装置 处理模块 光电模块 光纤传输 接口模块 控制时序 时序编码 视频编码 视频 编程 视频处理模块 对视频数据 波形采样 还原模块 解帧模块 生成数据 时钟模块 实时同步 视频数据 视频同步 数据解帧 同步传输 重新编码 还原 | ||
一种低延时分辨率自适应视频光纤传输编解码装置,包括视频输入端、视频输出端;视频输入端包括USB设备A、FPGA A、接口模块A、USB接口芯片A、光电模块A;视频输出端包括光电模块B、FPGA B、接口模块B、USB接口芯片B、USB设备B;FPGA A编程生成视频处理模块、数据封帧模块A、数据解帧模块A、EDID处理模块A;FPGA B编程生成数据解帧模块B、数据封帧模块B、时钟模块B、视频还原模块、EDID处理模块B;视频输入端通过FPGA A的实时同步波形采样,获得视频数据和控制时序,对视频数据和控制时序重新编码,实现视频编码和时序编码的同步传输;视频输出端通过FPGA B对接收到的视频编码和时序编码进行视频同步还原,达到了低延时和分辨率自适应的目的。
技术领域
本发明涉及视频信号光纤传输技术领域,具体涉及用于高清视频单光纤传输的一种低延时显示分辨率自适应视频光纤传输编解码装置。
背景技术
传统视频光纤传输方法是基于图像恢复的方式,其传输数据以一帧或一场方式进行传输,视频输入端需要缓存一帧或一场的视频数据,然后再向外发送一帧或一场的视频数据;视频输出端同样会缓存一帧或一场的视频数据,然后再进行恢复;在实际的传输过程中因视频输入和输出端均需等待一帧或一场视频数据,因此会有较大的延时,此延迟时间会与视频显示刷新率及视频数据处理有关,通常大于40ms;当切换不同的分辨率的视频时,视频数据也会随之变化,同时显示时序也会随之变化,光纤接收端无法识别不同分辨率下和不同帧频和场频的视频,从而产生了不能自适应分辨率的问题。
发明内容
本发明的目的在于提供一种低延时分辨率自适应视频光纤传输编解码装置,包括视频输入端、视频输出端;视频输入端设置有接口模块A、FPGA A、光电模块A,接口模块A内设置的DVI解码芯片将DVI视频源的数字信号解码成像素时钟、Vs信号、Hs信号、DE信号、RGB888信号传送至FPGA A,FPGA A实时同步采集成像素时钟、Vs信号、Hs信号、DE信号、RGB888信号并编码、封帧,最后经FPGA A内置的GTX收发模块A、光电模块A将视频数据发送出去;视频输出端设置有光电模块B、FPGA B、接口模块B,光电模块B将接收到的视频数据经FPGA B内置的GTX收发模块B传送到FPGA B内,FPGA B将接收到的视频数据还原成像素时钟、Vs信号、Hs信号、DE信号、RGB888信号,并传送到接口模块B内设置的DVI编码芯片,DVI编码芯片将像素时钟、Vs信号、Hs信号、DE信号、RGB888信号转换成标准DVI视频信号,传送到显示设备进行显示。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中航光电科技股份有限公司,未经中航光电科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811483592.1/2.html,转载请声明来源钻瓜专利网。