[发明专利]一种带加抖机制的小数分频实现方法有效
申请号: | 201810668105.2 | 申请日: | 2018-06-26 |
公开(公告)号: | CN109150177B | 公开(公告)日: | 2022-07-19 |
发明(设计)人: | 何利蓉;肖文勇 | 申请(专利权)人: | 杭州雄迈集成电路技术股份有限公司 |
主分类号: | H03L7/197 | 分类号: | H03L7/197 |
代理公司: | 浙江纳祺律师事务所 33257 | 代理人: | 郑满玉 |
地址: | 311422 浙江省杭州市富阳*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开的是一种带加抖机制的小数分频实现方法,属于无线电通信、集成电路,将输入的24bit代表任意小数分频比的小数分频参数,加上基于线性反馈移位寄存器(LFSR)原理的伪随机加抖信号,通过MASH 1‑1‑1 delta‑sigmal调制器产生3bit的分频调整参数,调整瞬时分频系数,使在一段时间内的均值分频比为所需的小数,本发明具有成本低,调试简单,可以调整瞬时分频系数,可以获得任意小的频率间隔以及可以实现高频率分辨力的频率合成等技术特点。 | ||
搜索关键词: | 一种 带加抖 机制 小数 分频 实现 方法 | ||
【主权项】:
1.一种带加抖机制的小数分频实现方法,其特征在于该方法包括如下步骤:步骤1):通过基于18bit线性反馈移位寄存器原理的伪随机信号发生器产生18bit伪随机信号,再将该伪随机信号送入一阶delta‑sigmal调制器中进行量化噪声整形到高频,减少低频的量化噪声,并输出1bit的加抖信号,所述一阶delta‑sigmal调制器由18bit累加器构成;步骤2):将1bit的加抖信号送入一个高通滤波器中,滤除低频的量化噪声,进一步降低加抖信号的量化噪声;步骤3):将步骤2)处理后的1bit的加抖信号送入到MASH 1‑1‑1结构的delta‑sigmal调制器中,生成3bit的分频调整参数;步骤4):将步骤3)获得的3bit的分频调整参数与可配置的12bit的整数分频数系数相加,调整瞬时分频系数以使输出的分频系数为带加抖机制的小数分频频系数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州雄迈集成电路技术股份有限公司,未经杭州雄迈集成电路技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810668105.2/,转载请声明来源钻瓜专利网。