[发明专利]高速低功率数模上变频器有效
申请号: | 201711029807.8 | 申请日: | 2017-10-30 |
公开(公告)号: | CN108023595B | 公开(公告)日: | 2023-08-29 |
发明(设计)人: | V·T·恩;S·S·恩;S·吴;P·A·马丁内斯;N·T·阿拉基 | 申请(专利权)人: | 波音公司 |
主分类号: | H03M1/82 | 分类号: | H03M1/82 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 徐东升;赵蓉民 |
地址: | 美国伊*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 根据一个或多个实施例的系统和方法被提供用于高速数模上变频器,其提供将多个并行数字数据位转换为模拟输出信号。在一个示例中,系统包括解码器电路,其被配置为接收多个解码器输入数据位,并且提供多个解码的并行数字数据位。该系统还包括混频器电路,其被配置为将解码的并行数字数据位中的每一个与转换时钟信号组合,以提供频移数字数据位,其中频移数字数据位彼此时间错位。该系统还包括被配置为时间对准频移数字数据位的同步器电路。该系统还包括切换网络,其被配置为响应于时间对准的频移数字数据位产生模拟输出信号。 | ||
搜索关键词: | 高速 功率 数模 变频器 | ||
【主权项】:
1.一种系统(100),其包括:解码器电路(130),其被配置为接收多个解码器输入数据位(111c),并且提供多个解码的并行数字数据位(111d),其中所述解码器电路以预定采样速率(Fs)操作;混频器电路(140),其耦合到所述解码器电路,并且被配置为将所述解码的并行数字数据位中的每一个与转换时钟信号(145)组合,以提供频移数字数据位(111e),其中所述频移数字数据位彼此时间错位;耦合到所述混频器电路的同步器电路(105),其包括同步器时钟信号(155),并且被配置为响应于所述同步器时钟信号时间对准所述频移数字数据位;以及切换网络(102),其耦合到所述同步器电路,并且被配置为响应于时间对准的频移数字数据位(112a)产生模拟输出信号(106)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于波音公司,未经波音公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711029807.8/,转载请声明来源钻瓜专利网。
- 上一篇:铝材专用夹具
- 下一篇:一种高活性乳杆菌菌粉喷雾干燥生产工艺及应用