[发明专利]比较器和存储器区域检测电路和方法有效

专利信息
申请号: 201710800012.6 申请日: 2017-09-07
公开(公告)号: CN107817966B 公开(公告)日: 2023-08-18
发明(设计)人: 西蒙·约翰·克拉斯克 申请(专利权)人: ARM有限公司;安谋科技(中国)有限公司
主分类号: G06F7/06 分类号: G06F7/06;G06F13/16
代理公司: 北京东方亿思知识产权代理有限责任公司 11258 代理人: 李晓冬
地址: 英国*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请涉及比较器和存储器区域检测电路和方法。比较器电路包括进位保留加法器CSA电路,该CSA电路关于在第一输入值、第二输入值、与第一输入值和第二输入值相关联的进位输入值以及第三输入值中的对应位位置,生成部分和位的集合和进位位的集合,该CSA电路包括反相器电路,以提供第三输入值和由第一输入值和第二输入值组成的组之间的相对取反;以及组合器电路,以将部分和位的集合、在更高有效位方向被偏移预定数量的位进位位的集合、进位输入值以及1进行组合,以生成至少进位输出位;其中,进位输出位指示第三输入值是否大于第一输入值和第二输入值的和。
搜索关键词: 比较 存储器 区域 检测 电路 方法
【主权项】:
一种比较器电路,包括:进位保留加法CSA电路,用来关于第一输入值、第二输入值、与所述第一输入值和第二输入值相关联的进位输入值、以及第三输入值中的相应位位置,生成部分和位的集合和进位位的集合,所述CSA电路包括反相器电路,以提供在所述第三输入值和由所述第一输入值和第二输入值组成的组之间的相对取反;以及组合器电路,以将所述部分和位的集合、在更高有效位方向上被偏移预定数量的位的进位位的集合、所述进位输入值、以及1进行组合,以生成至少进位输出位;其中,所述进位输出位指示所述第三输入值是否大于所述第一输入值和第二输入值的和。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于ARM有限公司;安谋科技(中国)有限公司,未经ARM有限公司;安谋科技(中国)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710800012.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top