[发明专利]一种基于可编程逻辑的双口RAM防冲突方法有效

专利信息
申请号: 201710693828.3 申请日: 2017-08-14
公开(公告)号: CN107463520B 公开(公告)日: 2020-04-28
发明(设计)人: 廖科;吴伯春;夏欢 申请(专利权)人: 中国航空无线电电子研究所
主分类号: G06F13/376 分类号: G06F13/376
代理公司: 上海和跃知识产权代理事务所(普通合伙) 31239 代理人: 杨慧
地址: 200233 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于可编程逻辑的双口RAM防冲突方法,应用在双口RAM从端,当从端CPU访问双口RAM时,如果主端也在访问,则通过逻辑立即切断从端的控制信号,保证主端的安全访问,并在逻辑中标记本次访问冲突,从端每次读后,都要通过读取逻辑中的标志判断是否发送了冲突,如果发生了则丢弃本次的数据,重新发起读写。本发明只需更改一侧CPU端的逻辑和软件,另一侧CPU的软硬件无需任何更改,给传统的双口防冲突机制提供了一种新的方案。
搜索关键词: 一种 基于 可编程 逻辑 ram 冲突 方法
【主权项】:
一种基于可编程逻辑的双口RAM防冲突方法,应用在双口RAM从端,包含以下步骤:1)将双口RAM主端的片选引脚上的片选信号PORT_A_CS_RAM输入非门,将非门的输出和双口RAM从端一侧的CPU输出的片选信号PORT_B_CS_CPU输入或门,或门的输出连接到双口RAM从端的片选引脚;2)将双口RAM主端的片选引脚上的片选信号PORT_A_CS_RAM和双口RAM从端的片选引脚上的片选信号PORT_B_CS_RAM输入或非门,或非门的输出送至D触发器的clocks输入端,D触发器的D端接逻辑“1”,D触发器的S端接双口RAM从端一侧的CPU的GPIO_CLR引脚,D触发器的输出作为冲突标志连接至双口RAM从端一侧的CPU的GPIO_INTERRUPT引脚;3)双口RAM从端一侧的CPU执行以下步骤:读取GPIO_INTERRUPT引脚来判断本次读写是否有读写冲突,若有,则通过GPIO_CLR引脚清除冲突标志后,重新发起读写操作,直到没有读写冲突,则认为数据正常读写,本次读写结束。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空无线电电子研究所,未经中国航空无线电电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710693828.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top