[发明专利]一种BCH译码器及生成该译码器的编译器的实现方法有效

专利信息
申请号: 201710229237.0 申请日: 2017-04-10
公开(公告)号: CN107204782B 公开(公告)日: 2020-11-20
发明(设计)人: 郭璇;肖如吾;赵玉萍;李斗 申请(专利权)人: 北京大学
主分类号: H03M13/15 分类号: H03M13/15
代理公司: 北京君尚知识产权代理有限公司 11200 代理人: 余长江
地址: 100871 北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种BCH译码器及生成该译码器的编译器的实现方法,所述生成BCH译码器的编译器根据输入的BCH译码器配置参数,对所采用的BCH译码器算法在该参数下进行仿真,得到与BCH译码器实际电路运行结果精确匹配的输出数据,使用户确定当前参数是否满足实际应用需求。如果满足需求,则获取验证平台测试激励,之后编译器分析计算BCH译码器译码所需伽罗华域乘法器种类及各部分的拓扑结构和电路结构,并生成对应电路结构的寄存器传输级BCH译码器电路寄存器传输级描述代码和测试平台代码。其中所述BCH译码器算法包括伴随式计算、错误位置多项式计算、钱搜索算法。
搜索关键词: 一种 bch 译码器 生成 编译器 实现 方法
【主权项】:
一种BCH译码器,包括伴随式计算阵列模块、错误位置多项式计算阵列模块、钱搜索模块、错误校正模块、数据缓存模块;所述伴随式计算阵列模块用于根据接收的多项式r(X)计算伴随式Si;该伴随式计算阵列模块由2t个伴随式计算模块构成,且所述伴随式计算模块由在空间上并行的p+1个伽罗华域乘法器构成;所述错误位置多项式计算阵列模块用于根据上述伴随式Si计算错误位置多项式δ(X);该错误位置多项式计算阵列模块采用可重配置的脉动阵列结构和SiBM算法;所述钱搜索模块用于解上述错误位置多项式δ(X)的根,并根据该错误位置多项式的根确定错误位置Λi;所述错误校正模块用于根据上述错误位置Λi校正上述伴随式计算阵列模块接收的多项式r(X)中的错误,并输出v(X);所述数据缓存模块的输入端与所述伴随式计算阵列模块输入端相连,其输出端与所述错误纠正模块相连,且该数据缓存模块用于对上述伴随式计算阵列模块接收的多项式r(X)进行存储,等上述钱搜索模块计算出错误位置Λi后,上述错误校正模块读取存储的多项式进行错误校正。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学,未经北京大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710229237.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top