[发明专利]半导体装置有效
申请号: | 201710147817.5 | 申请日: | 2011-12-29 |
公开(公告)号: | CN106936421B | 公开(公告)日: | 2020-09-01 |
发明(设计)人: | 饭岛正章;出口光宏 | 申请(专利权)人: | 瑞萨电子株式会社 |
主分类号: | H03K19/00 | 分类号: | H03K19/00;H03K19/096 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 欧阳帆 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在半导体装置(1)中设置了的接口电路(5)根据时钟信号(CK)向外部存储器装置(2)供给动作时钟,从外部存储器装置(2)接收数据信号(DQ)以及选通信号(DQS)。接口电路(5)包括使所接收的选通信号(DQS)延迟的延迟电路(25)。延迟电路(25)包括第1调整电路(26)、和与第1调整电路(26)串联地连接了的第2调整电路(27)。第1调整电路(26)能够按照与时钟信号(CK)的设定频率对应的多个阶段,调整选通信号(DQS)的延迟量。第2调整电路(27)能够以比第1调整电路(26)细的精度,调整选通信号(DQS)的延迟量。 | ||
搜索关键词: | 半导体 装置 | ||
【主权项】:
一种半导体装置,具备接口电路,所述接口电路具备:缓冲器,配置为从外部存储器装置接收数据信号和选通信号;延迟电路,配置为延迟所接收的选通信号;以及数据检测电路,配置为在利用所述延迟电路延迟后的所述选通信号的边缘的定时,对所述数据信号进行采样,所述延迟电路具备:第1调整电路,包括多个延迟元件,并且配置为在多个阶段调整所述选通信号的延迟量,以及第2调整电路,与所述第1调整电路串联地连接,并且能够以比所述第1调整电路更细的精度调整所述选通信号的延迟量,以及所述第1调整电路进一步具备:旁通线,与所述多个延迟元件的一部分并联地连接,并且具有比与所述旁通线并联连接的一部分的延迟元件整体的延迟量小的延迟量,以及选择器,配置为选择以及输出通过了所述多个延迟元件的所述一部分的选通信号或者通过了与所述多个延迟元件的所述一部分并联连接的所述旁通线的选通信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710147817.5/,转载请声明来源钻瓜专利网。
- 上一篇:一种蔬菜农药残留检测装置
- 下一篇:一种肉质量检测装置