[发明专利]一种基于锁相环的三模冗余抗辐射加固时钟生成电路在审
申请号: | 201611244530.6 | 申请日: | 2016-12-29 |
公开(公告)号: | CN106936426A | 公开(公告)日: | 2017-07-07 |
发明(设计)人: | 王亮;韩旭鹏;岳素格;赵元富;吕曼;孙永姝 | 申请(专利权)人: | 北京时代民芯科技有限公司;北京微电子技术研究所 |
主分类号: | H03L7/07 | 分类号: | H03L7/07;H03K19/003 |
代理公司: | 中国航天科技专利中心11009 | 代理人: | 任林冲 |
地址: | 100076 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于锁相环的三模冗余抗辐射加固时钟生成电路,包括锁相环、投票表决单元和数字滤波单元,锁相环有三个,三个独立的锁相环并联连接;当CK1、CK2、CK3中至少两个电平相同时,经投票表决将至少两个电平相同的信号CK传输给数字滤波单元,数字滤波单元对表决得到的信号CK进行处理,如果存在毛刺,则将毛刺滤除后输出信号;如果不存在毛刺,则直接输出信号。本发明采用的锁相环系统三模冗余结构,三个锁相环中任何一路发生异常,系统的最终输出均不会受到任何影响,对单粒子瞬态具有很强的免疫力,抗单粒子瞬态的能力优于仅对锁相环内部敏感节点加固的方式。 | ||
搜索关键词: | 一种 基于 锁相环 冗余 辐射 加固 时钟 生成 电路 | ||
【主权项】:
一种基于锁相环的三模冗余抗辐射加固时钟生成电路,其特征在于,包括锁相环(2)、投票表决单元(3)和数字滤波单元(4),锁相环(2)有三个,三个独立的锁相环并联连接,输出时钟信号为CK1、CK2、CK3,在正常工作时,CK1、CK2、CK3频率相同,投票表决单元(3)接收CK1、CK2、CK3时钟信号;当CK1、CK2、CK3中至少两个电平相同时,经投票表决将至少两个电平相同的信号CK传输给数字滤波单元(4),数字滤波单元(4)对表决得到的信号CK进行处理,如果存在毛刺,则将毛刺滤除后输出信号;如果不存在毛刺,则直接输出信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京时代民芯科技有限公司;北京微电子技术研究所,未经北京时代民芯科技有限公司;北京微电子技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611244530.6/,转载请声明来源钻瓜专利网。
- 上一篇:粗颗粒盐渍土盐胀和溶陷多功能试验装置
- 下一篇:一种能够多段调节容量的击实仪