[发明专利]基于FPGA的时钟恢复电路有效
| 申请号: | 201610932833.0 | 申请日: | 2016-10-31 |
| 公开(公告)号: | CN108023588B | 公开(公告)日: | 2023-05-23 |
| 发明(设计)人: | 楚存达;王玉章 | 申请(专利权)人: | 研祥智能科技股份有限公司 |
| 主分类号: | H03L7/08 | 分类号: | H03L7/08 |
| 代理公司: | 北京兰亭信通知识产权代理有限公司 11667 | 代理人: | 赵永刚 |
| 地址: | 518107 广东省深圳市光*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明提供一种基于FPGA的时钟恢复电路。所述基于FPGA的时钟恢复电路产生多个与输入数据频率相同、相位不同的参考时钟信号,对输入数据与所述锁相环产生的参考时钟信号的相位关系进行判别,根据相位关系判别结果是超前或者滞后的状态从而对时钟信号进行控制输出。本发明能够根据判别出的输入数据与参考时钟信号的超前或者滞后关系,经过切换不同相位的参考时钟信号,实现高速数据传输速率下时钟信号与输入数据的同步。 | ||
| 搜索关键词: | 基于 fpga 时钟 恢复 电路 | ||
【主权项】:
1.一种基于FPGA的时钟恢复电路,其特征在于,包括:时钟产生模块,用于产生多个与输入数据频率相同、相位不同的参考时钟信号;相位判别模块,用于接收输入数据和时钟调整模块输出的反馈时钟信号,输出表征所述输入数据与所述反馈时钟信号的相位关系的相位判别信号X、Y;计数器模块,用于接收所述相位判别模块输出的相位判别信号X、Y,对所述相位判别信号X、Y的高电平分别进行计数,输出计数值C1、C2;时钟调整模块,用于在所述计数器模块计数的同时,接收所述计数器模块输出的计数值C1、C2,在所述相位判别模块中D2触发器输出的信号A的上升沿处根据计数值C1或者C2是否达到设定的相位判决条件,判断所述输入数据与所述反馈时钟信号的相位关系,根据所述输入数据与所述反馈时钟信号的相位关系从所述时钟产生模块产生的所有参考时钟信号中选择输出一个时钟信号;复位模块,用于在所述时钟调整模块完成一次调整后产生一个复位信号,所述复位信号输入所述计数器模块,对计数值C1、C2进行复位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于研祥智能科技股份有限公司,未经研祥智能科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610932833.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种全芦笋饮料及制备方法
- 下一篇:一种安全系数高的智能型丝网印刷机





