[发明专利]一种半导体器件的制造方法有效
申请号: | 201610006426.7 | 申请日: | 2016-01-06 |
公开(公告)号: | CN106952922B | 公开(公告)日: | 2020-04-14 |
发明(设计)人: | 陈亮 | 申请(专利权)人: | 中芯国际集成电路制造(上海)有限公司;中芯国际集成电路制造(北京)有限公司 |
主分类号: | H01L27/11517 | 分类号: | H01L27/11517 |
代理公司: | 北京市磐华律师事务所 11336 | 代理人: | 董巍;高伟 |
地址: | 201203 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种半导体器件的制造方法,涉及半导体技术领域。包括步骤:提供半导体衬底,在半导体衬底上形成有若干浮栅结构,在相邻的所述浮栅结构之间形成有向下延伸至半导体衬底中的浅沟槽隔离结构;回蚀刻去除浅沟槽隔离结构中的部分隔离材料,以形成凹槽,露出浮栅结构的部分侧壁;对凹槽中暴露的浅沟槽隔离结构中的隔离材料进行离子注入,以在浅沟槽隔离结构的隔离材料中形成具有较高湿法蚀刻速率的离子注入层,其中,离子注入层的湿法蚀刻速率大于隔离材料的湿法蚀刻速率;进行湿法清洗,以去除离子注入层。本发明的方法提高了湿法蚀刻对于氧化物的蚀刻速率,有效去除了残留于浮栅结构侧壁上的氧化物,提高了器件的良率和性能。 | ||
搜索关键词: | 一种 半导体器件 制造 方法 | ||
【主权项】:
一种半导体器件的制造方法,其特征在于,包括:提供半导体衬底,在所述半导体衬底上形成有若干浮栅结构,在相邻的所述浮栅结构之间形成有向下延伸至所述半导体衬底中的浅沟槽隔离结构;回蚀刻去除所述浅沟槽隔离结构中的部分隔离材料,以形成凹槽,露出所述浮栅结构的部分侧壁;对所述凹槽中暴露的所述浅沟槽隔离结构中的隔离材料进行离子注入,以在所述浅沟槽隔离结构的隔离材料中形成具有较高湿法蚀刻速率的离子注入层,其中,所述离子注入层的湿法蚀刻速率大于所述隔离材料的湿法蚀刻速率;进行湿法清洗,以去除所述离子注入层。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司;中芯国际集成电路制造(北京)有限公司,未经中芯国际集成电路制造(上海)有限公司;中芯国际集成电路制造(北京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610006426.7/,转载请声明来源钻瓜专利网。
- 上一篇:一种抗折的复合防火板材
- 下一篇:一种面料组织结构及带有该面料组织结构的布料
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L27-00 由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27-01 .只包括有在一公共绝缘衬底上形成的无源薄膜或厚膜元件的器件
H01L27-02 .包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27-14 . 包括有对红外辐射、光、较短波长的电磁辐射或者微粒子辐射并且专门适用于把这样的辐射能转换为电能的,或适用于通过这样的辐射控制电能的半导体组件的
H01L27-15 .包括专门适用于光发射并且包括至少有一个电位跃变势垒或者表面势垒的半导体组件
H01L27-16 .包括含有或不含有不同材料结点的热电元件的;包括有热磁组件的
H01L 半导体器件;其他类目中不包括的电固体器件
H01L27-00 由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27-01 .只包括有在一公共绝缘衬底上形成的无源薄膜或厚膜元件的器件
H01L27-02 .包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27-14 . 包括有对红外辐射、光、较短波长的电磁辐射或者微粒子辐射并且专门适用于把这样的辐射能转换为电能的,或适用于通过这样的辐射控制电能的半导体组件的
H01L27-15 .包括专门适用于光发射并且包括至少有一个电位跃变势垒或者表面势垒的半导体组件
H01L27-16 .包括含有或不含有不同材料结点的热电元件的;包括有热磁组件的