[发明专利]MDIO总线从设备及提高抗干扰能力的方法在审

专利信息
申请号: 201510004407.6 申请日: 2015-08-04
公开(公告)号: CN104503943A 公开(公告)日: 2015-07-29
发明(设计)人: 钟永波;万中波;陈飞月 申请(专利权)人: 烽火通信科技股份有限公司
主分类号: G06F13/42 分类号: G06F13/42
代理公司: 北京捷诚信通专利事务所(普通合伙) 11221 代理人: 魏殿绅;庞炳良
地址: 430074 湖北省武*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种MDIO总线从设备及提高抗干扰能力的方法,该方法包括以下步骤:在MDIO总线从设备上运行一个本地高速时钟;捕获接收到的MDC主时钟信号的上升沿和下降沿的起始时刻;根据MDC主时钟信号的上升沿和下降沿的起始时刻,利用本地高速时钟生成MDC从时钟;MDIO总线从设备利用MDC从时钟进行MDIO总线数据处理。本发明,避免了MDC时钟信号因受到干扰而发生畸变对数据的采集发生错误,提高了MDIO总线从设备的抗干扰能力。
搜索关键词: mdio 总线 设备 提高 抗干扰 能力 方法
【主权项】:
提高MDIO总线从设备抗干扰能力的方法,其特征在于,包括如下步骤:在MDIO总线从设备上运行一个本地高速时钟,所述本地高速时钟产生频率大于MDC主时钟信号的参考时钟信号;捕获接收到的MDC主时钟信号的上升沿和下降沿的起始时刻;根据所述MDC主时钟信号的上升沿和下降沿的起始时刻,利用所述本地高速时钟生成MDC从时钟,即所述MDC主时钟信号的上升沿时刻触发所述本地高速时钟产生MDC从时钟的上升沿,在随后的3个所述本地高速时钟周期内忽略所述MDC主时钟信号的变化,保持MDC从时钟高电平,其后在所述MDC主时钟信号的下降沿时刻前保持高电平;所述MDC主时钟信号的下降沿时刻触发所述本地高速时钟产生MDC从时钟的下降沿,在随后的3个所述本地高速时钟周期内忽略所述MDC主时钟信号的变化,保持MDC从时钟低电平,其后在所述MDC主时钟信号的上升沿时刻前保持低电平;MDIO总线从设备利用MDC从时钟进行MDIO总线数据处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于烽火通信科技股份有限公司,未经烽火通信科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510004407.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top