[发明专利]具有增强的可靠性和密度的经校准输出驱动器有效
申请号: | 201480056988.1 | 申请日: | 2014-10-14 |
公开(公告)号: | CN105659499B | 公开(公告)日: | 2017-10-24 |
发明(设计)人: | M·J·布鲁诺利;M·维兰 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H03K19/00 | 分类号: | H03K19/00;G11C7/10;H03K19/003;H04L25/02 |
代理公司: | 上海专利商标事务所有限公司31100 | 代理人: | 李小芳 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 配置成驱动输出节点的输出驱动器包括具有多条支路的下拉区段以及具有多条上拉支路的上拉区段。每条支路和上拉支路包括数据路径和校准路径。下拉区段中的数据路径被配置成响应于互补数据输出信号的断言而导电至接地,而上拉区段中的数据路径被配置成响应于该互补数据输出信号的解除断言而导电至电源节点。 | ||
搜索关键词: | 具有 增强 可靠性 密度 校准 输出 驱动器 | ||
【主权项】:
一种输出驱动器,包括:集成电路的下拉区段,其包括并联耦合在输出节点与接地之间的多条双模支路,其中所述下拉区段被配置成接收具有对应于所述多条双模支路的多个校准比特的校准字,其中所述多条双模支路被配置成响应于互补数据输出信号的断言而从所述输出节点汲取期望电流至接地;并且其中每条双模支路包括:电阻器,其具有耦合至所述输出节点的第一端子;数据晶体管,其耦合在所述电阻器的第二端子与接地之间,所述数据晶体管被配置成响应于所述互补数据输出信号的断言而导电,其中所述数据晶体管具有足够的大小以在所述输出驱动器的最快预期工艺角处传导所述期望电流的一部分;以及校准晶体管,其耦合在所述第二端子与接地之间,所述校准晶体管被配置成响应于所述支路的相应校准比特的断言而导电,其中所述校准晶体管具有相对于所述数据晶体管大小而言不同的大小,以使得在所述输出驱动器的最慢预期工艺角处由所述数据晶体管和所述校准晶体管传导的总电流等于所述期望电流的所述部分。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201480056988.1/,转载请声明来源钻瓜专利网。