[发明专利]具有散布处理器DMA‑FIFO的处理系统有效

专利信息
申请号: 201380060488.0 申请日: 2013-03-08
公开(公告)号: CN104813306B 公开(公告)日: 2017-07-04
发明(设计)人: C·多比斯;M·特罗西诺;K·拜恩德洛斯 申请(专利权)人: 相干逻辑公司
主分类号: G06F15/163 分类号: G06F15/163;G06F13/40;G06F13/28
代理公司: 中国国际贸易促进委员会专利商标事务所11038 代理人: 欧阳帆
地址: 美国得*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 公开了多处理器阵列的实施例,所述多处理器阵列可以包括多个处理器、本地存储器、能配置的通信元件、和直接存储器访问(DMA)引擎、以及DMA控制器。每个处理器可以耦接到本地存储器中的一个,并且所述多个处理器、本地存储器和能配置的通信元件可以以散布的方式耦接到一起。DMA控制器可以被配置为控制所述多个DMA引擎的操作。
搜索关键词: 具有 散布 处理器 dma fifo 处理 系统
【主权项】:
一种系统,包括:多个处理器,每个处理器包括多个处理器端口;以及多个能配置的通信元件,以散布的方式耦接到所述多个处理器,其中每个能配置的通信元件包括:多个通信端口;路由引擎,耦接到所述多个通信端口;多个存储器,其中每个存储器耦接到处理器的子集;多个直接存储器访问DMA引擎,其中所述多个DMA引擎中的每个DMA引擎耦接到所述多个通信端口中的相应的一个通信端口,并且其中每个DMA引擎被配置为:在所述多个存储器的子集和所述通信端口中的相应的一个通信端口之间传送数据;并且处理所传送的数据;其中所述多个DMA引擎的一个或更多个子集中的每个子集被配置为对所述多个存储器中的存储器的公共部分进行操作,以实现多个先进先出FIFO缓冲区之一;其中所述多个DMA引擎的所述一个或更多个子集中的给定子集中的每个DMA引擎被配置为:接收多个输入数据流中的各自的输入数据流;以及对各自的数据流执行各自的计算,以生成多个数据签名中的各自的数据签名;DMA控制器,被配置为:控制所述多个DMA引擎中的一个或更多个DMA引擎的操作;并且控制所述多个DMA引擎的所述一个或更多个子集中的一个子集;其中为了控制所述多个DMA引擎中的一个或更多个DMA引擎的操作,DMA控制器还被配置为在所述多个输入数据流之间对数据进行重排序,并且比较所述多个数据签名,其中该比较的结果可供应用软件使用。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于相干逻辑公司,未经相干逻辑公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201380060488.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top