[实用新型]基于CPCI总线的高频地波雷达数据采集和处理装置有效
| 申请号: | 201320118589.6 | 申请日: | 2013-03-15 |
| 公开(公告)号: | CN203133273U | 公开(公告)日: | 2013-08-14 |
| 发明(设计)人: | 万显荣;方亮 | 申请(专利权)人: | 武汉大学 |
| 主分类号: | G01S7/03 | 分类号: | G01S7/03 |
| 代理公司: | 武汉科皓知识产权代理事务所(特殊普通合伙) 42222 | 代理人: | 鲁力 |
| 地址: | 430072 湖*** | 国省代码: | 湖北;42 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本实用新型涉及基于CPCI总线的高频地波雷达数据采集和处理装置。该装置采用高分辨率、低抖动ADC实现模数转换,利用大规模FPGA或PDC实现数字下变频,使用大容量DDR2实现数据高速缓存,以DSP作为控制核心,同时利用DSP强大的数字信号处理能力实现脉冲压缩、距离抽样等雷达信号处理,使用CPLD实现FPGAFPP模式程序加载,使用PCI桥接芯片,采用DriverStudio内核驱动编程技术。优点:能将多块板卡同时挂在CPCI总线上便于通道扩展。信号处理能力强,能实现多通道实时信号处理。可重配置性强,能应用于其它算法的实现。具有大容量的DDR2,能实现大量数据缓存。FPGA程序加载灵活。 | ||
| 搜索关键词: | 基于 cpci 总线 高频 地波 雷达 数据 采集 处理 装置 | ||
【主权项】:
一种基于CPCI总线的高频地波雷达数据采集和处理装置,其特征在于,所述装置包括:包含有四个高分辨率、低抖动ADC模块的模数转换电路;包含有一个大规模FPGA芯片和一个可编程的数字下变频器PDC模块的数字下变频电路;包含有四个DDR2模块的数据缓存电路;包含有一个DSP芯片且用于实现参数配置和雷达信号处理的主控电路;包含有CPLD配置模块且用于实现FPGA程序加载的配置电路;包括有PCI桥接芯片的PCI接口电路;所述模数转换电路、主控电路、数据缓存电路和PCI接口电路均与数字下变频电路相连,配置电路与数字下变频电路和PCI接口电路均相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉大学,未经武汉大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201320118589.6/,转载请声明来源钻瓜专利网。
- 上一篇:差速回转驱动装置
- 下一篇:一种全断面采用同一级配的碾压混凝土拱坝





