[发明专利]一种基于ADC引脚采样的磁卡解码方法有效

专利信息
申请号: 201310364120.5 申请日: 2013-08-19
公开(公告)号: CN104424450B 公开(公告)日: 2017-05-17
发明(设计)人: 蒋声障;林志伟;周潮;陈成秋 申请(专利权)人: 福建升腾资讯有限公司
主分类号: G06K7/00 分类号: G06K7/00
代理公司: 福州市鼓楼区京华专利事务所(普通合伙)35212 代理人: 宋连梅
地址: 350000 福建省福州市仓山区金*** 国省代码: 福建;35
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种基于ADC引脚采样的磁卡解码方法,其硬件上仅采用一级放大电路,同时软件上采用ADC进行一级放大电路之后的信号(这种信号为模拟信号)进行采集,在ADC信号采集时,考虑了强、弱信号磁卡兼容的问题,为适当调整一级放大电路的参数,使弱信号磁卡能达到ADC信号采集精度要求,即能够正常识别弱磁卡信号,而此时强磁卡信号可能出现截止失真问题,利用波峰检测模块对截止失真进行了判断,即使用了失真阈值线取失真部分的中点作为信号峰值,这样失真的信号与实际信号峰值误差较小;采集到的磁道数据比较精确,最后通过信号数据解码模块完成磁道数据解码,本发明降低了硬件成本,同时提高了对强、弱磁卡信号进行处理的兼容性,实用范围更广。
搜索关键词: 一种 基于 adc 引脚 采样 磁卡 解码 方法
【主权项】:
一种基于ADC引脚采样的磁卡解码方法,其特征在于:所述方法需提供一级放大电路和CPU,所述CPU上建立有一读取静音线模块、磁卡刷卡判断模块、波峰检测模块、判断刷卡信号是否结束模块、信号数据解码模块以及解码结果输出模块;所述方法包括如下步骤:步骤10、将刷卡器通过一级放大电路与CPU的ADC引脚连接,在磁卡未刷卡的状态下,通过读取静音线模块连续读取多个磁卡磁道信号对应的ADC值,所述ADC值为在CPU的ADC引脚下所处的信号值;获取多个ADC值的平均值,此平均值对应的电压作为静音线;步骤20、执行磁卡刷卡判断模块,磁卡刷卡判断模块读取CPU的ADC引脚的ADC值,若ADC值处于静音线的电压阈值带之外,则表示有刷卡,进入步骤30,若ADC值处于静音线的电压阈值带之内,则表示没刷卡,继续读取磁道的ADC引脚;所述静音线的电压阈值带为正信号阈值线与负信号阈值线之间的范围;所述正信号阈值线为磁道信号未刷卡时的噪声电压最大值+1mv的电压,所述负信号阈值线为磁道信号未刷卡时的噪声电压最小值‑1mv的电压;步骤30、执行波峰检测模块,所述波峰检测模块定义有一定时器,在读取磁道各信号对应的ADC值时,该定时器均对应存有一定时器计数值;波峰检测模块判断ADC引脚的信号为正信号还是负信号,为正信号时,在正信号中获取波峰,若信号存在截止失真时,取截止失真部分的中点作为波峰,并获得波峰的ADC值对应的定时器计数值;为负信号时,在负信号中获取波谷,若信号存在截止失真时,取截止失真部分的中点作为波谷,并获得波谷的ADC值对应的定时器计数值;所述正信号为:位于所述静音线之上的任意一电平对应的ADC值;负信号为:位于所述静音线之下的任意一电平对应的ADC值;步骤40、执行判断刷卡信号是否结束模块,通过判断刷卡获取信号的时间段是否大于预先设定的时间阈值,是,则刷卡信号结束,进入步骤50;否,则继续执行波峰检测模块,即回到步骤30;步骤50、执行信号数据解码模块,信号数据解码模块根据步骤30中获取到的定时器计数值,通过磁道解码算法对采集的磁道信号数据进行解码;步骤60、执行解码结果输出模块,将解码后的结果进行输出显示。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建升腾资讯有限公司,未经福建升腾资讯有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310364120.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top