[发明专利]一种基于ADC引脚采样的磁卡解码方法有效
申请号: | 201310364120.5 | 申请日: | 2013-08-19 |
公开(公告)号: | CN104424450B | 公开(公告)日: | 2017-05-17 |
发明(设计)人: | 蒋声障;林志伟;周潮;陈成秋 | 申请(专利权)人: | 福建升腾资讯有限公司 |
主分类号: | G06K7/00 | 分类号: | G06K7/00 |
代理公司: | 福州市鼓楼区京华专利事务所(普通合伙)35212 | 代理人: | 宋连梅 |
地址: | 350000 福建省福州市仓山区金*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 adc 引脚 采样 磁卡 解码 方法 | ||
技术领域
本发明涉及一种通讯设备技术领域,尤其涉及一种基于ADC引脚采样的磁卡解码方法。
背景技术
在磁卡解码领域中目前常见的两种方法为:第一是使用磁卡解码芯片的硬件解码方法,该方法的不足在于硬件解码芯片昂贵,即成本很高;第二是硬件上的磁卡微弱信号通过两级放大电路并经过整波电路得到易被CPU的IO口识别的强信号(这种信号为数字信号),再经过软件采集数据同时进行软件算法解码方法,该方法在成本上比硬件解码方法有大幅度的降低,但成本仍然比较高;本专利申请文件提出新的软件解码方法,成本得到进一步降低。同时,不同磁卡的信号可能存在强弱之分,目前常见的两种方法中,对强弱磁卡很难做到兼容,即要么弱信号很可能被误解码或者不解码,要么放大倍数得更大,使得成本更高。
发明内容
本发明要解决的技术问题,在于提供一种基于ADC引脚采样的磁卡解码方法,降低了硬件成本,同时提高了对强、弱磁卡信号进行处理的兼容性,实用范围更广。
本发明是这样实现的:一种基于ADC引脚采样的磁卡解码方法,所述方法需提供一级放大电路和CPU,所述CPU上建立有一读取静音线模块、磁卡刷卡判断模块、波峰检测模块、判断刷卡信号是否结束模块、信号数据解码模块以及解码结果输出模块;
所述方法包括如下步骤:
步骤10、将刷卡器通过一级放大电路与CPU的ADC引脚连接,在磁卡未刷卡的状态下,通过读取静音线模块连续读取多个磁卡磁道信号对应的ADC值,所述ADC值为在CPU的ADC引脚下所处的信号值;获取多个ADC值的平均值,此平均值对应的电压作为静音线;
步骤20、执行磁卡刷卡判断模块,磁卡刷卡判断模块读取CPU的ADC引脚的ADC值,若ADC值处于静音线的电压阈值带之外,则表示有刷卡,进入步骤30,若ADC值处于静音线的电压阈值带之内,则表示没刷卡,继续读取磁道的ADC引脚;所述静音线的电压阈值带为正信号阈值线与负信号阈值线之间的范围;所述正信号阈值线为磁道信号未刷卡时的噪声电压最大值+1mv的电压,所述负信号阈值线为磁道信号未刷卡时的噪声电压最小值-1mv的电压;
步骤30、执行波峰检测模块,所述波峰检测模块定义有一定时器,在读取磁道各信号对应的ADC值时,该定时器均对应存有一定时器计数值;波峰检测模块判断ADC引脚的信号为正信号还是负信号,为正信号时,在正信号中获取波峰,若信号存在截止失真时,取截止失真部分的中点作为波峰,并获得波峰的ADC值对应的定时器计数值;为负信号时,在负信号中获取波谷,若信号存在截止失真时,取截止失真部分的中点作为波谷,并获得波谷的ADC值对应的定时器计数值;所述正信号为:位于所述静音线之上的任意一电平对应的ADC值;负信号为:位于所述静音线之下的任意一电平对应的ADC值;
步骤40、执行判断刷卡信号是否结束模块,通过判断刷卡获取信号的时间段是否大于预先设定的时间阈值,是,则刷卡信号结束,进入步骤50;否,则继续执行波峰检测模块,即回到步骤30;
步骤50、执行信号数据解码模块,信号数据解码模块根据步骤30中获取到的定时器计数值,通过磁道解码算法对采集的磁道信号数据进行解码;
步骤60、执行解码结果输出模块,将解码后的结果进行输出显示。
本发明具有如下优点:本发明通过精简硬件电路,并通过ADC采样获取更精确的弱磁卡信号,以设计的波峰检测算法及信号失真误差处理方法进行数据采集,得到可进行磁道数据解码的原始数据,本发明降低了硬件成本,同时提高了对强、弱磁卡信号进行处理的兼容性,使实用范围更广。
附图说明
图1为本发明方法流程示意图。
图2为本发明磁道信号中信号的波动示意图。
具体实施方式
请参阅图1和图2所示,本发明为一种基于ADC引脚采样的磁卡解码方法,所述方法需提供一级放大电路和CPU,所述CPU上建立有一读取静音线模块、磁卡刷卡判断模块、波峰检测模块、判断刷卡信号是否结束模块、信号数据解码模块以及解码结果输出模块;
所述方法包括如下步骤:
步骤10、将刷卡器通过一级放大电路与CPU的ADC引脚连接,在磁卡未刷卡的状态下,通过读取静音线模块连续读取多个磁卡磁道信号对应的ADC值,所述ADC值为在CPU的ADC引脚下所处的信号值;获取多个ADC值的平均值,此平均值对应的电压作为静音线;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建升腾资讯有限公司,未经福建升腾资讯有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310364120.5/2.html,转载请声明来源钻瓜专利网。