[发明专利]一种高速数据采集和传输装置有效
| 申请号: | 201310096777.8 | 申请日: | 2013-03-25 |
| 公开(公告)号: | CN103218323A | 公开(公告)日: | 2013-07-24 |
| 发明(设计)人: | 黄学彬;陈汶育;张浩腾;杜玉晓 | 申请(专利权)人: | 广东工业大学 |
| 主分类号: | G06F13/16 | 分类号: | G06F13/16 |
| 代理公司: | 广州粤高专利商标代理有限公司 44102 | 代理人: | 林丽明 |
| 地址: | 510006 广东省广*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明公开一种高速数据采集和传输装置,包括可编程逻辑器件数据采集模块用于高速采集和缓冲;RAM读写协调控制模块用于可编程逻辑器件控制数据的高速缓冲和读取;在单片机存在数据请求时,将一定数据长度的数据从RAM中读出,缓冲在可编程逻辑器件中;通信模块用于实现可编程逻辑器件与单片机的通信,由乒乓操作的一对后级FIFO和SPI通信实现单片机与可编程逻辑器件间数据的读取;以太网数据发送模块对UIP协议栈进行优化,获取易于IP分包发送的数据量,将数据发送过程简化为拷贝包头和通过可编程逻辑器件间接读取缓存在RAM的数据到网络缓冲区。实现高速AD采集,减少数据上传到以太网的拷贝次数,解决CPU利用率低的问题。 | ||
| 搜索关键词: | 一种 高速 数据 采集 传输 装置 | ||
【主权项】:
一种高速数据采集和传输装置,其特征在于,包括:可编程逻辑器件数据采集模块,用于实现对一个或多个通道的电信号数据进行高速采集和缓冲;RAM读写协调控制模块,用于可编程逻辑器件控制数据的高速缓冲和读取;同时在单片机存在数据请求时,将一定数据长度的数据从RAM中读出,并缓冲在可编程逻辑器件中;通信模块,用于实现可编程逻辑器件与单片机的通信,模块由乒乓操作的一对后级FIFO和SPI通信实现单片机与可编程逻辑器件间数据的读取;以太网数据发送模块,通过对UIP协议栈进行优化,获取易于IP分包发送的数据量,将数据发送过程简化成了拷贝包头和通过可编程逻辑器件间接读取缓存在RAM的数据到网络缓冲区。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东工业大学,未经广东工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310096777.8/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置





