[发明专利]具有改进的时间常数的比较器有效
申请号: | 201310067310.0 | 申请日: | 2013-03-04 |
公开(公告)号: | CN104036812B | 公开(公告)日: | 2017-04-12 |
发明(设计)人: | R·F·佩恩 | 申请(专利权)人: | 德克萨斯仪器股份有限公司 |
主分类号: | G11C7/06 | 分类号: | G11C7/06 |
代理公司: | 北京纪凯知识产权代理有限公司11245 | 代理人: | 赵蓉民 |
地址: | 美国德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了具有改进的时间常数的比较器,以及用于比较差分输入信号输入的装置。该装置包括CMOS读取放大器(其具有第一输入端、第二输入端、第一输出端和第二输出端),第一输出电路(其具有第一负载电容),第二输出电路(其具有第二负载电容)和隔离电路。该隔离电路被联接在CMOS读取放大器的第一输出端和第一输出电路之间,并且其被联接在CMOS读取放大器的第二输出端和CMOS读取放大器的第二输出端之间。该隔离电路将第一和第二负载电容与CMOS读取放大器隔离。 | ||
搜索关键词: | 具有 改进 时间常数 比较 | ||
【主权项】:
一种装置,包含:CMOS读取放大器,其具有第一输入端、第二输入端、第一输出端和第二输出端;第一输出电路,其具有第一负载电容;第二输出电路,其具有第二负载电容;和隔离电路,其被联接在所述CMOS读取放大器的第一输出端和所述第一输出电路之间,并且其被联接在所述CMOS读取放大器的第二输出端和所述第二输出电路之间,其中所述隔离电路将所述第一负载电容和所述第二负载电容与所述CMOS读取放大器隔离;其中所述第一和第二输出电路分别进一步地包含第一反相器和第二反相器,其中所述CMOS读取放大器由第一时钟信号控制,并且其中所述隔离电路进一步包含:预充电电路,其被联接到所述第一反相器和所述第二反相器,并且其由所述第一时钟信号控制;和第一隔离元件,其被联接在所述CMOS读取放大器的第一输出端和所述第一反相器之间;和第二隔离元件,其被联接在所述CMOS读取放大器的第二输出端和所述第二反相器之间;其中所述预充电电路进一步包含:第一MOS晶体管,其漏极被联接到所述第一反相器;和第二MOS晶体管,其漏极被联接到所述第二反相器;其中所述第一隔离元件和所述第二隔离元件分别进一步包含由第二时钟信号控制的第一开关和第二开关,并且其中在由所述第一时钟信号实现的所述CMOS读取放大器的激活和由所述第二时钟信号实现的所述第一开关和所述第二开关的激活之间存在非重叠周期。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器股份有限公司,未经德克萨斯仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310067310.0/,转载请声明来源钻瓜专利网。