[发明专利]数字信号处理器及处理方法有效
申请号: | 201310007956.X | 申请日: | 2013-01-09 |
公开(公告)号: | CN103218201A | 公开(公告)日: | 2013-07-24 |
发明(设计)人: | 斯里尼瓦桑·艾伊尔;卡斯汀·阿嘉得·派得森 | 申请(专利权)人: | 联发科技(新加坡)私人有限公司 |
主分类号: | G06F7/523 | 分类号: | G06F7/523 |
代理公司: | 北京万慧达知识产权代理有限公司 11111 | 代理人: | 于淼;杨颖 |
地址: | 新加坡启汇城*** | 国省代码: | 新加坡;SG |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明揭示数字信号处理器及处理方法。本发明的处理方法包含:识别第一与第二输入序列的数字;基于第一与第二输入序列的数字是复数还是实数,来将第一和第二输入序列的数字指向多个乘法器,其中每一乘法器进行两个实数的相乘来产生一个输出;当第一输入序列的数字是复数并且第二输入序列的数字是实数时,将第一输入序列的第一复数、第二复数和第二输入序列的实数指向多个乘法器,以及平行地执行第一乘法与第二乘法,第一乘法将第一输入序列的第一复数与第二输入序列的实数相乘,并且第二乘法将第一输入序列的第二复数与第二输入序列的实数相乘。本发明能够充分地利用乘法器,并减少加载时间。 | ||
搜索关键词: | 数字信号 处理器 处理 方法 | ||
【主权项】:
一种数字信号处理器,包含:复数乘法累加单元,计算第一输入序列的数字与第二输入序列的数字的卷积来产生输出序列,该复数乘法累加单元包含:多个乘法器,每一乘法器进行两个实数的相乘来产生一个输出;多个复用器,将该第一输入序列和该第二输入序列中的数字或者数字的实部和虚部指向该多个乘法器;控制电路,控制该多个复用器基于该第一输入序列的数字与该第二输入序列的数字是复数还是实数,来将该第一输入序列和该第二输入序列的数字或者数字的实部和虚部指向该多个乘法器,其中,当该第一输入序列的数字是复数并且该第二输入序列的数字是实数时,该控制电路控制该多个复用器将该第一输入序列和该第二输入序列的数字指向该多个乘法器来平行地执行第一乘法与第二乘法,该第一乘法将该第一输入序列的第一复数与该第二输入序列的实数相乘,并且该第二乘法将该第一输入序列的第二复数与该第二输入序列的该实数相乘;以及累加器,将该第一乘法与该第二乘法的乘积相加,来计算该卷积。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技(新加坡)私人有限公司,未经联发科技(新加坡)私人有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310007956.X/,转载请声明来源钻瓜专利网。
- 上一篇:抗崩解的弹性体组合物
- 下一篇:一种鳍型PIN二极管