[发明专利]一种数字脉冲宽度调制器电路有效

专利信息
申请号: 201210343605.1 申请日: 2012-09-17
公开(公告)号: CN102832914A 公开(公告)日: 2012-12-19
发明(设计)人: 甄少伟;马骁;罗萍;陈静波;贺雅娟;张波 申请(专利权)人: 电子科技大学
主分类号: H03K7/08 分类号: H03K7/08
代理公司: 成都天嘉专利事务所(普通合伙) 51211 代理人: 冉鹏程
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种数字脉冲宽度调制器电路,属于电子技术领域。包括粗调模块和细调模块,还包括有RS触发器,所述粗调模块中包括有5位计数器和5位比较器,所述细调模块包括有延迟链、“5选32”多路复用器和全数字逻辑控制模块;它具有低功耗、面积小、精度高以及线性度高等优点,相比传统的数字脉冲宽度调制器,本发明可实现更精细的分辨率,并不受工艺、温度、电压变化影响。
搜索关键词: 一种 数字 脉冲宽度 调制器 电路
【主权项】:
一种数字脉冲宽度调制器电路,包括粗调模块和细调模块,其特征在于:还包括有RS触发器,所述粗调模块中包括有5位计数器和5位比较器,所述细调模块包括有延迟链、“5选32”多路复用器和全数字逻辑控制模块;在粗调模块中,5位计数器的输入为标准时钟信号,输出连接到比较器的输入端A,比较器的输入端B连接到控制码DIN的高5位DIN,粗调模块的输出信号为CNT_OUT,与细调模块中的第一个数字可控延迟单元的输入端口IN[0]连接;在细调模块中,延迟链由N个数字可控延迟单元组成,每个数字可控延迟单元首尾相接,连接处的信号为Dt[0]~Dt[31];每个数字可控延迟单元的输出端口OUT,与‘5选32’多路复用器相连接,每个数字可控延迟单元的输出端与所述全数字逻辑控制模块连接,多路复用器的输出用于RS触发器的R端输入;RS触发器的S端与外部时钟信号相连接,RS触发器的输出信号为DPWM信号输出DPWM_WAVE。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210343605.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top