[发明专利]一种内存设备的布线方法有效

专利信息
申请号: 201210147610.5 申请日: 2012-05-14
公开(公告)号: CN102693338A 公开(公告)日: 2012-09-26
发明(设计)人: 吴少刚;张福新;周国强;张斌;徐锋;崔太有 申请(专利权)人: 江苏中科梦兰电子科技有限公司
主分类号: G06F17/50 分类号: G06F17/50
代理公司: 苏州广正知识产权代理有限公司 32234 代理人: 张利强
地址: 215500 江苏*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种内存设备的布线方法,具体步骤包括:将同一个数据组的各个信号线,在内存控制器与内存设备之间连通,走线从印制电路板的多个走线层同时走线;分别计算各个信号线的所有走线线段的延时;计算同一数据组内各个信号线的总延时TSUM;通过调节各个信号线的表层线长或内层线长,直至各个信号线的总延时的差值的绝对值控制在限制范围内。本发明内存设备的布线方法的优点在于在印制电路板设计中,不用受限于同一个数据组的信号线必须同层走线的限制。一方面可以提高印制电路板设计效率,另一方面,能够让内存控制器芯片与内存设备之间距离更近或者减少印制电路板的叠层数量,以节省印制电路板的制作成本。
搜索关键词: 一种 内存 设备 布线 方法
【主权项】:
1.一种内存设备的布线方法,其特征在于,具体步骤包括:(100)将同一个数据组的各个信号线,在内存控制器与内存设备之间连通,信号线从印制电路板的多个走线层同时走线;(200)分别计算各个信号线的所有走线线段的延时:  Ti=TD*Li其中Ti为第i条走线线段的延时,TD为走线线段单位长度的延时,Li为第i条走线线段的长度;(300)计算同一数据组内各个信号线的总延时TSUM:TSUM==T1+T2+…….+TN假设信号线两个端点之间由N个走线线段组成;(400)通过调节各个信号线的表层线长或内层线长,直至各个信号线的总延时的差值的绝对值控制在限制范围内。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏中科梦兰电子科技有限公司,未经江苏中科梦兰电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210147610.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top