[发明专利]一种数据处理方法和系统有效
申请号: | 201110320437.X | 申请日: | 2011-10-20 |
公开(公告)号: | CN102508815A | 公开(公告)日: | 2012-06-20 |
发明(设计)人: | 刘佳旭;王林;李坤 | 申请(专利权)人: | 大唐移动通信设备有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 北京鑫媛睿博知识产权代理有限公司 11297 | 代理人: | 龚家骅 |
地址: | 100083*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种数据处理方法和系统,DSPCore在每个上行子帧起始点对该子帧14个符号的时域数据对应的协处理器寄存器进行配置,该方法包括:DSP接收FGPA以符号为单位发送的时域数据,并接收所述FPGA在发送完每符号时域数据后发送的协处理器寄存器启动控制数据;所述DSP在接收到所述FPGA发送的协处理器寄存器启动控制数据后,对接收到的时域数据进行译码,并对译码完成的数据进行相应的数据处理。在本发明中,减少了DSP进行数据处理的软件开销,提高了数据处理效率。 | ||
搜索关键词: | 一种 数据处理 方法 系统 | ||
【主权项】:
一种数据处理系统,其特征在于,包括数字信号处理器DSP以及现场可编程门阵列FPGA;其中:所述DSP,用于在每个上行子帧起始点对该子帧14个符号的时域数据对应的协处理器寄存器进行配置;接收所述FPGA以符号为单位发送的该上行子帧时域数据,以及所述FPGA在发送完每符号时域数据后发送的协处理器寄存器启动控制数据;在接收到所述FPGA发送的协处理器寄存器启动控制数据后,对接收到的上行子帧时域数据进行译码,并对译码完成的数据进行相应的处理;所述FPGA,用于以符号为单位向所述DSP发送上行子帧时域数据,并在发送完每符号时域数据后向所述DSP发送协处理器寄存器启动控制数据,以启动所述DSP对接收到的时域数据进行译码。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大唐移动通信设备有限公司,未经大唐移动通信设备有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110320437.X/,转载请声明来源钻瓜专利网。