[发明专利]采用吸杂工艺制备带有绝缘埋层的半导体衬底的方法有效
| 申请号: | 201010607936.2 | 申请日: | 2010-12-27 |
| 公开(公告)号: | CN102130037A | 公开(公告)日: | 2011-07-20 |
| 发明(设计)人: | 魏星;王中党;叶斐;曹共柏;林成鲁;张苗;王曦 | 申请(专利权)人: | 上海新傲科技股份有限公司;中国科学院上海微系统与信息技术研究所 |
| 主分类号: | H01L21/762 | 分类号: | H01L21/762;H01L21/48 |
| 代理公司: | 上海翼胜专利商标事务所(普通合伙) 31218 | 代理人: | 翟羽 |
| 地址: | 201821 *** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 一种采用吸杂工艺制备带有绝缘埋层的半导体衬底的方法,包括如下步骤:提供器件衬底与支撑衬底;在器件衬底的表面形成绝缘层;热处理器件衬底,从而在所述器件衬底的表面形成洁净区域;将带有绝缘层的器件衬底与支撑衬底键合,使绝缘层夹在器件衬底与支撑衬底之间;对键合界面实施退火加固,使键合界面的牢固程度能够满足后续倒角研磨、减薄以及抛光工艺的要求;对键合后的器件衬底实施倒角研磨、减薄以及抛光。本发明的优点在于,在键合前采用吸杂工艺对器件衬底进行处理,表面形成洁净区域,随后将该洁净区域转移到另一片支撑衬底之上,得到具有高晶体质量的键合材料。 | ||
| 搜索关键词: | 采用 杂工 制备 带有 绝缘 半导体 衬底 方法 | ||
【主权项】:
一种采用吸杂工艺制备带有绝缘埋层的半导体衬底的方法,其特征在于,包括如下步骤:提供器件衬底与支撑衬底;在器件衬底的表面形成绝缘层;热处理器件衬底,从而在所述器件衬底的表面形成洁净区域;将带有绝缘层的器件衬底与支撑衬底键合,使绝缘层夹在器件衬底与支撑衬底之间;对键合界面实施退火加固,使键合界面的牢固程度能够满足后续倒角研磨、减薄以及抛光工艺的要求;对键合后的器件衬底实施倒角研磨、减薄以及抛光。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海新傲科技股份有限公司;中国科学院上海微系统与信息技术研究所,未经上海新傲科技股份有限公司;中国科学院上海微系统与信息技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010607936.2/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造





