[发明专利]大容量数据采集装置及其数据传输方法无效

专利信息
申请号: 201010582963.9 申请日: 2010-12-10
公开(公告)号: CN102012879A 公开(公告)日: 2011-04-13
发明(设计)人: 王成修 申请(专利权)人: 上海申瑞电力科技股份有限公司
主分类号: G06F13/20 分类号: G06F13/20
代理公司: 上海申汇专利代理有限公司 31001 代理人: 林炜
地址: 200233 上海市徐*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种大容量数据采集装置及其数据传输方法,涉及板间数据传输技术领域,所解决的是在简化电磁兼容设计的同时,提高数据实时性的技术问题。该装置包括一块数据采集主板和多块扩展子板,所述数据采集主板上设有CPU和FPGA,每块扩展子板均设有一三线串行通信接口,所述FPGA设有对应各扩展子板的多个串并转换模块及多个存储模块;FPGA定时向各扩展子板的三线串行通信接口发送使能信号和时钟信号,各扩展子板按照时钟信号的时序将数据发送给对应的串并转换模块,由串并转换模块转换为并行数据后存入对应的存储模块中;CPU通过访问各存储模块读取各扩展子板的数据。本发明提供的装置及方法,能简化电磁兼容设计,且数据实时性高。
搜索关键词: 容量 数据 采集 装置 及其 数据传输 方法
【主权项】:
一种大容量数据采集装置,包括一块数据采集主板和多块扩展子板,所述数据采集主板上设有CPU,所述CPU设有数据接口,每块扩展子板均设有一三线串行通信接口,每块扩展子板上的三线串行通信接口均有三个接线端,分别为使能信号输入端、时钟信号输入端、串行数据输出端,其特征在于:所述数据采集主板上还设有一用于管理各扩展子板的FPGA;所述FPGA设有一使能信号输出端、一时钟信号输出端,并设有与各扩展子板一一对应的多个串并转换模块,及与各串并转换模块一一对应的多个存储模块;每个串并转换模块均设有一串行数据输入端、一并行数据接口;每个存储模块均设有一数据输入口、一数据输出口,各存储模块的数据输出口连接到CPU的数据接口,每个存储模块的数据输入口连接到其对应串并转换模块的并行数据接口;每块扩展子板上的三线串行通信接口的串行数据输出端连接到其对应串并转换模块的串行数据输入端,各扩展子板上的三线串行通信接口的使能信号输入端连接到FPGA的使能信号输出端,各扩展子板上的三线串行通信接口的时钟信号输入端连接到FPGA的时钟信号输入端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海申瑞电力科技股份有限公司,未经上海申瑞电力科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010582963.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top