[发明专利]一种鉴频鉴相电路及其应用于锁相环的方法有效
申请号: | 201010523696.8 | 申请日: | 2010-10-27 |
公开(公告)号: | CN102457269A | 公开(公告)日: | 2012-05-16 |
发明(设计)人: | 程涛;高夫;严卫健;石岭 | 申请(专利权)人: | 深圳艾科创新微电子有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;H03L7/18 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518057 广东省深圳市南*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例公开了一种鉴频鉴相电路,该电路包括:两个D触发器D1和D2、以及一与非门NA1及一缓冲器Buff1,两个D触发器D1和D2的输出作为与非门的输入端,与非门NA1的输出端经缓冲器Buff1后作为两个D触发器的第二复位端RST2;D触发器D1和D触发器D2的输出端分别得到信号Q1和Q2;该电路还包括一延时控制单元,信号Q1和Q2为延时控制单元的输入信号,该延时控制单元用于控制所述鉴频鉴相电路的输出信号的相位和脉宽。本发明还公开了应用上述鉴频鉴相电路的电荷泵锁相环,以及该鉴频鉴相电路应用于该锁相环的方法。本发明的技术方案通过简单的电路结构,可有效避免由于电荷泵电流不匹配引起的误差。 | ||
搜索关键词: | 一种 鉴频鉴相 电路 及其 应用于 锁相环 方法 | ||
【主权项】:
一种鉴频鉴相电路,该电路包括:两个D触发器D1和D2、以及一与非门NA1及一缓冲器Buff1,两个D触发器D1和D2的输出信号作为与非门NA1的输入信号,与非门NA1的输出端经缓冲器Buff1后作为两个D触发器的第二复位端RST2;D触发器D1和D触发器D2的输出端分别得到信号Q1和Q2;其特征在于,该电路还包括一延时控制单元,信号Q1和Q2为延时控制单元的输入信号,该延时控制单元用于控制所述鉴频鉴相电路的输出信号的相位和脉宽。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳艾科创新微电子有限公司,未经深圳艾科创新微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010523696.8/,转载请声明来源钻瓜专利网。