[发明专利]一种功能可重构的数字系统无效

专利信息
申请号: 201010169227.0 申请日: 2010-04-29
公开(公告)号: CN101847970A 公开(公告)日: 2010-09-29
发明(设计)人: 孟彬;任腾龙;易婷;洪志良;谢江滨 申请(专利权)人: 复旦大学
主分类号: H03F3/217 分类号: H03F3/217;H03M3/02
代理公司: 上海正旦专利代理有限公司 31200 代理人: 陆飞;盛志范
地址: 20043*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于数模混合信号处理器技术领域,具体公开了一种电路功能可重构的数字系统。该系统由微控制器模块、串行外设接口模块、静态存储器组、计数器、定时器和可配置逻辑阵列组成。其原理是由微控制器通过串行外设接口对静态存储器组进行配置从而达到可配置逻辑阵列功能改变的效果。可配置逻辑阵列包括可配置逻辑模块、开关电路和连接模块。可配置逻辑模块内包括查找表,可选择输入信号并将输入的数据选择对应的逻辑输出。计数器或定时器可按照需要进行调用,并且,它们的时钟频率可以控制。
搜索关键词: 一种 功能 可重构 数字 系统
【主权项】:
一种功能可重构的数字系统结构,其特征在于,它包括微控制器模块102、串行外设接口模块103、静态存储器组104、计数器106、定时器105和可配置逻辑阵列101;系统在运行时,通过编程指令控制微控制器102,从输出端口输出串行数据通过串行外设接口103配置静态存储器组104,不同的值对应着可配置逻辑阵列101不同的功能;可配置逻辑阵列101由可配置逻辑模块108与开关电路107组成,由开关电路107选择输入信号,通过查找表110对应的逻辑关系输出数据;可配置逻辑阵列101的输入信号由外部直接输入,或者由微控制器模块102输入;定时器105的开始控制信号和计时初值由可配置逻辑阵列101控制,计数器106的复位与置位信号也由可配置逻辑阵列101控制;计数器106与定时器105的计数频率以及可配置逻辑阵列101的时钟频率,由静态存储器组104控制。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010169227.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top