[发明专利]用于存储器的多路访问的地址生成有效

专利信息
申请号: 200980125661.4 申请日: 2009-07-02
公开(公告)号: CN102084346A 公开(公告)日: 2011-06-01
发明(设计)人: E·涅米南 申请(专利权)人: 诺基亚公司
主分类号: G06F12/08 分类号: G06F12/08;H03M13/29
代理公司: 北京市金杜律师事务所 11256 代理人: 酆迅;陈宇萱
地址: 芬兰*** 国省代码: 芬兰;FI
权利要求书: 查看更多 说明书: 查看更多
摘要: 存储器组具有多个存储器。在一个实施方式中,前向单元以前向双重访问顺序向存储器组应用逻辑存储器地址,后向单元以后向双重访问顺序向存储器组应用逻辑存储器地址,以及至少半蝶形网络(至少半蝶形网络,在八元组实施方式中还有桶式移位器),其位于存储器组与前向单元和后向单元之间。生成控制信号的集合,以向至少半或更多蝶形网络(以及,在存在的情况下,向桶式移位器)应用该控制信号的集合,以便在第一实例中利用线性顺序以及在第二实例中利用二次多项式顺序、以n元组并行性来访问存储器组,其中n=2,4,8,16,32...。此访问针对逻辑地址的任何n元组,而不存在存储器访问冲突。以此方式,存储器访问可以由数据解码进行控制。
搜索关键词: 用于 存储器 访问 地址 生成
【主权项】:
一种方法,包括:提供包括多个存储器的存储器组、配置用于以前向双重访问顺序向所述存储器组应用逻辑存储器地址的前向单元、配置用于以后向双重访问顺序向所述存储器组应用逻辑存储器地址的后向单元,以及位于所述存储器组与所述前向单元和后向单元之间的至少半蝶形网络;以及生成控制信号的集合,并向所述至少半蝶形网络应用生成的控制信号的集合,以便利用针对逻辑地址的任何n元组的、以线性顺序或二次多项式顺序中选择的一个顺序的n元组并行性来访问所述存储器组,而不存在存储器访问冲突,其中n是2的非零整数次幂。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于诺基亚公司,未经诺基亚公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200980125661.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top