[发明专利]高分辨率时间-数字转换器有效
申请号: | 200980107631.0 | 申请日: | 2009-03-03 |
公开(公告)号: | CN101960721A | 公开(公告)日: | 2011-01-26 |
发明(设计)人: | 孙博;杨兹翔 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H03M1/20 | 分类号: | H03M1/20;H03M1/50 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 宋献涛 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种时间-数字转换器(TDC),其可具有比反相器的传播延迟精细的分辨率。在一个实例中,分数延迟元件电路接收TDC输入信号,并从其产生第二信号,其为第一信号的时移复制物。将所述第一信号供应到第一延迟线时戳电路(DLTC),且将所述第二信号供应到第二DLTC。所述第一DLTC产生第一时戳,其指示到达所述TDC的参考输入信号的沿与所述第一信号的沿之间的时间。所述第二DLTC产生第二时戳,其指示所述参考输入信号的所述沿与所述第二信号的沿之间的时间。所述第一和第二时戳经组合且一起构成高分辨率总TDC时戳,其具有比所述第一或第二时戳精细的分辨率。 | ||
搜索关键词: | 高分辨率 时间 数字 转换器 | ||
【主权项】:
一种电路,其包含:分数延迟元件电路,其接收输入信号S0且输出所述输入信号的第一时移版本(S1),且其输出所述输入信号的第二时移版本(S2),其中S2相对于S1时移经由延迟元件的传播延迟的固定分数量;第一延迟线时戳电路(DLTC),其接收S1,其中所述第一DLTC包括S1经由其传播的第一延迟线;以及第二DLTC,其接收S2,其中所述第二DLTC包括S2经由其传播的第二延迟线。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200980107631.0/,转载请声明来源钻瓜专利网。