[发明专利]NMOS器件及其形成方法有效
| 申请号: | 200910201193.6 | 申请日: | 2009-12-15 |
| 公开(公告)号: | CN102097320A | 公开(公告)日: | 2011-06-15 |
| 发明(设计)人: | 甘正浩;吴永坚;郭锐;廖金昌 | 申请(专利权)人: | 中芯国际集成电路制造(上海)有限公司 |
| 主分类号: | H01L21/336 | 分类号: | H01L21/336;H01L21/265;H01L29/78 |
| 代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 李丽 |
| 地址: | 201203 *** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 一种NMOS器件的形成方法,所述方法包括:提供半导体衬底;在所述半导体衬底表面上依次形成栅极介质层和栅电极,其中,位于所述栅电极两侧的半导体衬底分别为源区和漏区;在所述源区和漏区内依次注入铟离子与硼离子,形成口袋区域;在位于所述口袋区域上方的源区和漏区内注入磷离子,形成轻掺杂区;其中,所述铟离子掺杂剂量为0.5E13~2E13/cm2;所述磷离子掺杂剂量1E14~2.5E14/cm2;所述硼离子掺杂剂量为0.5E13~4E13/cm2。本发明还提供一种由所述NMOS器件形成方法所形成的NMOS器件。 | ||
| 搜索关键词: | nmos 器件 及其 形成 方法 | ||
【主权项】:
一种NMOS器件的形成方法,所述方法包括:提供半导体衬底;在所述半导体衬底表面上依次形成栅极介质层和栅电极,位于所述栅电极两侧的半导体衬底分别为源区和漏区;在所述源区和漏区内依次注入铟离子与硼离子,形成口袋区域;其特征在于,所述铟离子掺杂剂量为0.5E13~2E13/cm2;所述硼离子掺杂剂量为0.5E13~4E13/cm2。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910201193.6/,转载请声明来源钻瓜专利网。
- 上一篇:一种立体水培方法、水培系统及其水培植物
- 下一篇:一种飞机舱门模拟装置
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造





