[发明专利]解交织器、数据传输系统中的数据交织/解交织实现方法有效
申请号: | 200810241364.3 | 申请日: | 2008-12-19 |
公开(公告)号: | CN101453302A | 公开(公告)日: | 2009-06-10 |
发明(设计)人: | 张薇;何光华;李顺方;唐焰 | 申请(专利权)人: | 深圳国微技术有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00;H03M13/27;G11C8/12 |
代理公司: | 深圳市康弘知识产权代理有限公司 | 代理人: | 胡朝阳;孙洁敏 |
地址: | 518057广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种数据传输系统中的数据交织/解交织实现方法,其特征在于,包括:将用于完成交织/解交织的单个SPRAM分成的多个存储块构成,每个存储块按预定的基本存储单元进行存储空间的重新排列;根据基本存储单元的排列方式确定数据写入至多个存储块构或从多个存储块构读出时的地址排列方式,由写地址产生模块或读地址产生模块按地址排列方式分别产生写操作的写地址或读操作的读地址,按时序要求对数据进行写操作或读操作实现数据交织/解交织。本发明还公开一种解交织器。根据本发明的方法,对于要求设计大型数据的块分组交织器/解交织器时,不但能够节省面积,有效地提高数据吞吐量,还能较好的兼顾数据传输速度。 | ||
搜索关键词: | 交织 数据传输 系统 中的 数据 实现 方法 | ||
【主权项】:
1、一种数据传输系统中的数据交织/解交织实现方法,其特征在于,包括:将用于完成交织/解交织的单个SPRAM分成的多个存储块构成,每个存储块按预定的基本存储单元进行存储空间的重新排列;根据基本存储单元的排列方式确定数据写入至多个存储块构或从多个存储块构读出时的地址排列方式,由写地址产生模块或读地址产生模块按地址排列方式分别产生写操作的写地址或读操作的读地址,按时序要求对数据进行写操作或读操作实现数据交织/解交织。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳国微技术有限公司,未经深圳国微技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810241364.3/,转载请声明来源钻瓜专利网。