[发明专利]用于数据接口的写入侧校准有效

专利信息
申请号: 200710102612.1 申请日: 2007-04-23
公开(公告)号: CN101089990A 公开(公告)日: 2007-12-19
发明(设计)人: Y·钟;C·孙;J·黄;M·H·M·丘 申请(专利权)人: 奥特拉股份有限公司
主分类号: G11C7/22 分类号: G11C7/22
代理公司: 上海专利商标事务所有限公司 代理人: 陈炜
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 提供降低正由数据接口提供或发送的信号之间的扭斜的电路、方法和装置。改变信号路径延迟以使得由存储器接口发送的信号沿着上升和/或下降沿彼此校准或对齐。在一个方面,自校准外部电路或者设计工具可通过确定用于每条输出通道路径的一个或多个延迟来提供每条输出通道的扭斜调整。当对齐多个边沿时,例如可以使用边沿专用延迟元件来独立对齐输出信号的各边沿。
搜索关键词: 用于 数据 接口 写入 校准
【主权项】:
1.一种电路,包括:具有第一输出的控制电路;多条输出通道,每条输出通道都包括:输出定时设备,它具有与所述控制电路的第一输出相耦合的数据输入;一个或多个通道延迟,其每个都具有与所述输出定时设备相耦合的输入并具有与输出端衰减器相耦合的输出;以及校准定时设备,它具有与所述通道延迟相耦合的数据输入并具有与所述控制电路相耦合的输出;以及时钟路径,它包括:第一节点,它接收时钟信号并且与每个输出定时设备的时钟输入相耦合;一个或多个时钟延迟,其每个都具有与所述第一节点相耦合的输入以及与每个校准定时设备的时钟输入相耦合的输出,其中所述通道延迟和所述时钟延迟可以经由来自所述控制电路的一个或多个延迟控制信号来编程;其中所述控制电路适用于:经由所述第一输出向每一输出定时设备的所述数据输入发送第一测试信号;为每条输出通道确定在所述校准定时设备的数据输入处的第一通道信号与在所述校准定时设备的时钟输入处的时钟信号之间的相对定时,其中所述相对定时是基于所述校准定时设备的输出;通过调整所述延迟中的至少一个来对齐所述第一通道信号的第一边沿。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于奥特拉股份有限公司,未经奥特拉股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200710102612.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top