[发明专利]具有共享存储体的多处理器电路无效

专利信息
申请号: 200680047899.6 申请日: 2006-12-13
公开(公告)号: CN101341473A 公开(公告)日: 2009-01-07
发明(设计)人: 马尔科·J·G·贝库埃 申请(专利权)人: NXP股份有限公司
主分类号: G06F13/16 分类号: G06F13/16;G06F13/18
代理公司: 北京天昊联合知识产权代理有限公司 代理人: 陈源;张天舒
地址: 荷兰艾*** 国省代码: 荷兰;NL
权利要求书: 查看更多 说明书: 查看更多
摘要: 多处理器电路中的多个处理器(10)通过连接电路(14)耦接至多个可独立寻址的存储体(12)。连接电路用于将地址从处理器(10)的组合传递到由地址选择的存储体(12)的寻址输入。连接电路(14)提供了冲突解决方案,其中,至少一个处理器(10)作为相关处理器与存储体(12)中的一个相关存储体相关。连接电路(14)保证了相关处理器对存储体(12)中的一个相关存储体的最小保证访问频率高于对不是存储体(12)中的相关存储体的存储体(12)中的另一个存储体的最小保证访问频率。磁盘碎片整理装置(16)检测与相关处理器(10)上运行的任务相关的数据,该数据存储在存储体(12)的另一个存储体中,在任务的执行过程中,将所述数据移动到存储体(12)中的相关存储体中。在所述移动之后,磁盘碎片整理装置使相关处理器(10)进行的数据寻址从所述存储体(12)的另一个存储体重新映射到存储体的相关存储体中,优选随着数据进程运动而增加。
搜索关键词: 具有 共享 存储 处理器 电路
【主权项】:
1.一种多处理器电路,所述电路包括:多个处理器(10),每一个处理器均具有寻址输出;多个可独立寻址的存储体(12),每个存储体均具有寻址输入;连接电路(14),其耦接在所述寻址输出和所述寻址输入之间,并被用来将地址从处理器(10)的组合运送至由该地址所选择的存储体(12)的寻址输入,所述连接电路(14)提供了冲突解决方案,其中,至少一个处理器(10)作为相关处理器与相关的一个存储体(12)相关,所述连接电路(14)被用来保证所述相关处理器对所述相关的一个存储体(12)的最小保证访问频率高于对不是相关存储体(12)的另一个存储体(12)的最小保证访问频率;磁盘碎片整理装置(16),其被用来检测与运行在所述相关处理器(10)上的任务相关的被存储在另一个存储体(12)上的数据,在任务的执行过程中,响应于所述检测,将所述数据移动到相关的一个存储体(12)中,并在所述移动之后,使由所述相关处理器(10)进行的对所述数据的寻址从所述另一个存储体(12)重新映射到相关的一个存储体(12)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于NXP股份有限公司,未经NXP股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200680047899.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top