[发明专利]具有共享存储体的多处理器电路无效
| 申请号: | 200680047899.6 | 申请日: | 2006-12-13 |
| 公开(公告)号: | CN101341473A | 公开(公告)日: | 2009-01-07 |
| 发明(设计)人: | 马尔科·J·G·贝库埃 | 申请(专利权)人: | NXP股份有限公司 |
| 主分类号: | G06F13/16 | 分类号: | G06F13/16;G06F13/18 |
| 代理公司: | 北京天昊联合知识产权代理有限公司 | 代理人: | 陈源;张天舒 |
| 地址: | 荷兰艾*** | 国省代码: | 荷兰;NL |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 具有 共享 存储 处理器 电路 | ||
1.一种多处理器电路,所述电路包括:
多个处理器(10),每一个处理器均具有寻址输出;
多个可独立寻址的存储体(12),每个存储体均具有寻址输入;
连接电路(14),其耦接在所述寻址输出和所述寻址输入之间,并被用来将地址从处理器(10)的组合运送至由该地址所选择的存储体(12)的寻址输入,所述连接电路(14)提供了冲突解决方案,其中,至少一个处理器(10)作为相关处理器与相关的一个存储体相关,所述连接电路(14)被用来保证所述相关处理器对所述相关的一个存储体的最小保证访问频率高于对不是相关的一个存储体的另一个存储体的最小保证访问频率;
磁盘碎片整理装置(16),其被用来检测与运行在所述相关处理器(10)上的任务相关的被存储在另一个存储体上的数据,在任务的执行过程中,响应于所述检测,将所述数据移动到相关的一个存储体中,并在所述移动之后,使由所述相关处理器(10)进行的对所述数据的寻址从所述另一个存储体重新映射到相关的一个存储体。
2.根据权利要求1所述的多处理器电路,其包括存储元件(21),用以存储阈值地址,该阈值地址用于区分在所述重新映射之前和之后根据各个映射所映射到的地址,其中,磁盘碎片整理装置(16)被用来:
在任务的执行过程中,通过连续移动块中的连续地址的各自的数据项目,从而移动数据项目的块;而且
每当已经移动了一个连续的数据项目时,使所述存储元件(21)中的阈值地址更新。
3.根据权利要求1所述的多处理器电路,其中,相关处理器(10)被用来对作为单个地址空间的各个部分的所述相关的一个存储体和所述另一个存储体进行寻址,该单个地址空间至少与不是相关的一个处理器(10)的至少一个处理器(10)的地址空间重叠。
4.根据权利要求1所述的多处理器电路,其中,每一个处理器(10)均被用来对所有的作为单个地址空间的各个部分的存储体(12)进行寻址。
5.根据权利要求1所述的多处理器电路,其中,所述连接电路(14)被用来为多个处理器的每一个提供对所述相关的一个存储体和所述另一个存储体的访问,相关的一个处理器(10)和多个其他处理器(10)对所述相关的一个存储体的保证访问频率之比高于对另一个处理器(10)的保证访问频率之比。
6.根据权利要求1所述的多处理器电路,其中,所述连接电路(14)被用来保证另一个处理器(10)对所述另一个存储体的最小保证访问频率高于对相关的一个存储体的最小保证访问频率,磁盘碎片整理装置被用来检测与在另一个处理器(10)上运行的另一个任务相关的存储在相关的一个存储体中的另一个数据,在另一个任务的执行过程中,将所述另一个数据移动到所述另一个存储体,并在另一个数据的移动之后,使由另一个处理器(10)进行的对数据的寻址从所述相关的一个存储体重新映射到所述另一个存储体。
7.根据权利要求1所述的多处理器电路,其中,所述磁盘碎片整理装置(16)通过与所述处理器(10)并联的所述连接电路(14)耦接至所述存储体(12),所述连接电路对从磁盘碎片整理装置(16)到存储体(12)的访问分配了比从磁盘碎片整理装置(16)到所述处理器(10)的访问低的访问优先级。
8.根据权利要求1所述的多处理器电路,其中,其包括耦接至相关的一个处理器(10)的存储器映射电路(30),该存储器映射电路(30)被用来根据存储在所述存储器映射电路(30)中的映射信息将各个地址范围映射到存储器位置的各个范围,以及其中,磁盘碎片整理装置(16)被耦接至存储器映射电路(30),以便在所述移动后更新所述映射信息。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于NXP股份有限公司,未经NXP股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200680047899.6/1.html,转载请声明来源钻瓜专利网。





