[发明专利]非易失性半导体存储器件无效

专利信息
申请号: 02122195.2 申请日: 2002-04-13
公开(公告)号: CN1391232A 公开(公告)日: 2003-01-15
发明(设计)人: 龟井辉彦 申请(专利权)人: 精工爱普生株式会社
主分类号: G11C16/06 分类号: G11C16/06;H01L27/115
代理公司: 中国专利代理(香港)有限公司 代理人: 王岳,梁永
地址: 日本*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 提供一种非易失性半导体存储器件,可避免干扰,并且不需要选择栅区来进行高集成化,能够进行低电压驱动和高速驱动。非易失性半导体存储器件包括沿列、行方向A、B分别排列多个具有字栅和受控制栅控制的第1、第2MONOS存储器单元(108A、108B)的存储器单元(100)的存储器单元阵列区。存储器单元阵列区具有在行方向B上分割的、以列方向A作为纵向方向的多个扇区(0、1、…)。扇区0被分割为8个大块(0~7)。作为扇区(0)的控制栅驱动部,具有8个控制栅(CG)驱动器(300-0~300-7)。各个CG驱动器(300-0~300-7)设定配置于大块(0~7)中相互不同的一个大块中的存储器单元的第1、第2控制栅的电位。
搜索关键词: 非易失性 半导体 存储 器件
【主权项】:
1.一种非易失性半导体存储器件,其特征在于:包括:沿相互交叉的列和行的方向分别多个排列具有一个字栅和受第1、第2控制栅控制的第1、第2非易失性存储器元件的存储器单元的存储器单元阵列区;以及驱动所述存储器单元阵列区内的所述多个存储器单元的各个所述第1、第2控制栅的控制栅驱动部;所述存储器单元阵列区具有在所述行方向分割为多个的扇区;所述多个扇区的各个扇区具有在所述列方向分割为多个的块;所述控制栅驱动部对于所述多个扇区的每个扇区分别具有多个控制栅驱动器,所述多个控制栅驱动器的各驱动器设定配置于所述多个块内的相互不同的一个以上的块中的所有存储器单元的所述第1和第2控制栅的电位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于精工爱普生株式会社,未经精工爱普生株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/02122195.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top