[发明专利]ROM电路无效
| 申请号: | 97114061.8 | 申请日: | 1997-07-03 |
| 公开(公告)号: | CN1173716A | 公开(公告)日: | 1998-02-18 |
| 发明(设计)人: | 木久保秀 | 申请(专利权)人: | 株式会社理光 |
| 主分类号: | G11C17/00 | 分类号: | G11C17/00 |
| 代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 王忠忠,叶恺东 |
| 地址: | 日本*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | rom 电路 | ||
本发明涉及存储具有字符数据或汉字字形数据等的一定比特长的数据的ROM电路,特别是,涉及可以用低消费电力且高速读出存储的数据的ROM电路。
一般而言,ROM电路系具有被配置成2维的多个存储单元,藉由地址信息指定特定的存储单元,使这个特定的存储单元所存储的数据被读出。由于存储单元被配置成2维,所以,地址信息被分成2个地址数据群,藉由2个地址数据群,确定一个存储器号码。
图1是先有的ROM电路的方块图。图1所示的ROM电路201,藉由2个地址数据群,指定作为读出对象的存储器号码。
ROM电路201由地址缓冲电路202与205,X解码电路203,存储单元阵列电路204,Y解码电路206,Y门电路207,输出控制电路208,及输出缓冲电路209所构成。ROM电路201被输入作为地地信息的地址数据A0~A16。
地址缓冲电路202被输入地址数据A0~A16之中的地址数据A3~A16。地址缓冲电中202将输入的地址数据群作为地址数据X,输出到X解码电路203。地址缓冲电路205被输入地址数据A0~A2,A10,A11。地址缓冲电路205,将输入的地址数据群作为地址数据Y,输出到Y解码电路206。
X解码电中203将从地址缓冲电路202所输入的地址数据X予以解码,然后生成行选择数据,将其输出到存储单元阵列电路204。存储单元阵列电路204,具有被配置成矩阵状的多个存储单元,将X解码电路203所输入的行选择数据所对应的存储单元上所存储的数据,输出到Y门电路207。Y解码电路206将从地址缓冲电路205所输入的地址数据Y予以解码,然后生成列选择数据,将其输出到Y门电路207。Y门电路207,从存储单元阵列电路204所输出的数据中,使对应Y解码电路206所输出的列选择数据的数据通过,然后供给到输出缓冲电路209。输出控制电路208,依据外部所输入的信号CEB、OE、OEB等,产生输出定时信号,输出到输出缓冲电路209。输出缓冲电路209,当从输出控制电路208有输出许可出来时,将Y门电路207所输出的数据,作为输出数据O0~O7予以输出。
即,ROM电路201,在地址数据A0~A16被输入时,将该地址数据解码,然后生成地址数据X,Y,从这些地址数据X,Y所对应的存储器号码的存储单元中,读出数据,将其作为输出地址数据O0~O7,输出到外部。
例如,当上述ROM电路201作为存储汉字数据的汉字ROM使用时,如图2所示,将多个字数据(此处,以8比特数据当作1个字数据)组合而构成1个汉字字形数据。即,如图2所示,例如“光”这个汉字,由左右16个及上下16个合计256个点所构成:1个字数据相当于横方向(行方向)连续的8个点。所以,为了将相当于1个汉字的汉字字形数据读出,必需要以图3所示的存取顺序,将存储单元阵列电路204所存储的字数据,以32次(32个字的量)读出。
在图1所示的汉字ROM电路201,将连续的32个字部分的数据,以预先所设定的矩阵形式、例如图4所示的横方向8个、纵方向4个的矩阵形式,存储于存储单元阵列电路204。所以,当以存取顺序,将字形数据读出时,将以16进制(HEX)所表现的#7的存储单元所存储的字数据读出之后,将#8的存储单元所存储的字数据读出时,不只是横方向,纵方向也读出,而必需将存储单元的存储器号码迁移。又,从#F的存储器单元所存储的字数据读出开始,将#10的存储单元所存储的字数据读出时也同样地,不只是横方向,纵方向也读出,而必需将存储单元的存储器号码迁移。又,在图4中,“←”表示与左侧栏所写入的内容有相同的内容。
如以上所述,当读出构成1个汉字字形数据的各字数据时,必需要横方向31次,纵方向3次,使电路全体激活。因此,为了使电路激活,会消费电流,所以与激活的次数成比例,消费电流会增大,这就有问题。又,因为这种激活需要时间,因此有存取时间增大之问题。更者,有多少需要的地址数据的数,就会有构成ROM电路的装置的地址销的根数,这也是一个问题。
日本特许公告公报第63-53639号及第1-5397号,揭示可作为汉字ROM使用的ROM电路。但是,这些公报所揭示的ROM电路,当将构成1个汉字字形数据的各字数据予以读出时,与上述先有的ROM电路同样地,必需于横方向31次,纵方向3次,使电路全体激活,因此还是有上述的问题。
本发明的总目的是提供消除上述问题的改良过的有用的ROM电路。
本发明的更具体的目的是提供可减低消费电流,而且可以用高速读出数据的ROM电路。
本发明的其它目的是提供可减低地址销根数的ROM电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社理光,未经株式会社理光许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/97114061.8/2.html,转载请声明来源钻瓜专利网。





