[发明专利]同步电路装置无效
| 申请号: | 94193769.0 | 申请日: | 1994-10-03 |
| 公开(公告)号: | CN1062400C | 公开(公告)日: | 2001-02-21 |
| 发明(设计)人: | K·S·M·布赫尔加德 | 申请(专利权)人: | 艾利森电话股份有限公司 |
| 主分类号: | H04J3/06 | 分类号: | H04J3/06;H04L7/04 |
| 代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 董巍 |
| 地址: | 瑞典斯*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 同步 电路 装置 | ||
1.一个包括在多路复用/多路解复用单元中的同步电路装置,它通过不断选择每个被发送数据包的连续比特序列中一个预定部分的比特位和比特值,以便预定校验计算得出一个预定值,来将一个连续定向比特流分解成互相连续、定义明确的数据包,从而确定相邻两个数据包之间的边界,其中为了确定校验计算能给出预定值的范围,要计算属于接收的数据包并与一个连续比特序列的上述预定部分相连续的比特序列,在计算结果一致时,根据所选部分的比特序列就确定了两个相邻数据包之间的边界,在多路复用操作中,合成一个数据包的比特流出现在一组输入连接和一个输出连接上,在多路解复用操作中则反之,其特征在于,每个输入比特流借助于控制模块或控制逻辑(4,9),通过在各比特流的串-并变换器中插入与同步对应的时间延迟来实现同步;得到的并行格式同步比特流可以通过控制模块或控制逻辑(4)送到存储器(5),存储器再通过缓冲器电路(6)和并-串变换器(7)将比特流送至输出连接(8)。
2.按照权利要求1的装置,其特点在于,上述连续比特序列的指定部分由各数据包的可寻址部分组成。
3.按照权利要求1或2的装置,其特点在于,上述一个连续比特序列的指定部分被分成指定数目的子段,最好是分成至少四个子段。
4.按照权利要求1、2或3的装置,其特点在于,只有对于预定数目相互连续的数据包取得一致结果时才确定边界。
5.按照权利要求1或4的装置,其特点在于,当对任意一个输入连接(2a-2d)没有取得一致结果时,连续比特序列的指定部分前向或后向移动一个比特位,然后用与前面同样的方法在指定部分上进行校验计算,以便在取得一致结果时确定边界,当没有取得一致时,再次在同一方向上将指定部分移动一个比特位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于艾利森电话股份有限公司,未经艾利森电话股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/94193769.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:银黄冲剂生产工艺
- 下一篇:在记录媒体上记录的装置及控制记录的方法





