[发明专利]用于箝位器栅极控制的快速响应电平移位器在审
| 申请号: | 202210969961.8 | 申请日: | 2022-08-12 |
| 公开(公告)号: | CN115913212A | 公开(公告)日: | 2023-04-04 |
| 发明(设计)人: | 戴维·爱德华·比恩;赛马克·德尔沙特伯;兰吉特·库马尔·古普塔 | 申请(专利权)人: | 恩智浦美国有限公司 |
| 主分类号: | H03K19/0175 | 分类号: | H03K19/0175;G06F13/40 |
| 代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 孙尚白;潘剑颖 |
| 地址: | 美国德*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 箝位器 栅极 控制 快速 响应 电平 移位 | ||
各种实施例涉及一种被配置成产生电压输出的电平移位器电路,所述电平移位器电路包括:第一充电路径电路;第二充电路径电路;以及启用电路,所述启用电路被配置成启用所述第一充电路径电路和所述第二充电路径电路,其中所述电压输出是来自所述第一充电路径电路和所述第二充电路径电路的电压的组合,所述第一充电路径电路充电到电压极限,并且所述第一充电路径电路比所述第二充电路径电路更快地对所述电压输出充电。
技术领域
本文公开的各种示例性实施例大体上涉及用于箝位器栅极控制的快速响应电平移位器的系统和方法。
背景技术
嵌入式USB2(eUSB2)规范是对USB2.0规范的补充,通过使USB2.0接口能够在1V或1.2V而不是3.3V的I/O电压下操作,解决了与高级片上系统(SoC)工艺节点的接口控制器集成相关的问题。eUSB2可以实现更小、功率更高效的SOC,进而使工艺节点能够继续扩展,同时提高智能手机、平板电脑和笔记本电脑等应用的性能。
随着智能手机和平板电脑等应用继续将越来越多的组件封装成更小的外观尺寸,接口缩小也至关重要。然而,SoC节点大小的持续缩小导致栅极氧化物更薄,只能支持较低电压。对于依赖USB2.0接口的装置,这种趋势会导致高级工艺节点面临复杂的设计挑战。
发明内容
下文呈现各种示例性实施例的概述。可在以下概述中作出一些简化和省略,所述概述意在凸显并引入各种示例性实施例的一些方面,而非限制本发明的范围。将在后续部分呈现足以允许本领域的普通技术人员产生并使用本发明概念的示例性实施例的详细描述。
各种实施例涉及一种被配置成产生电压输出的电平移位器电路,所述电平移位器电路包括:第一充电路径电路;第二充电路径电路;以及启用电路,所述启用电路被配置成启用所述第一充电路径电路和所述第二充电路径电路,其中所述电压输出是来自所述第一充电路径电路和所述第二充电路径电路的电压的组合,所述第一充电路径电路充电到电压极限,并且所述第一充电路径电路比所述第二充电路径电路更快地对所述电压输出充电。
描述各种实施例,其中所述第一充电路径电路另外包括与第二PMOS晶体管串联的第一PMOS晶体管,其中所述第一PMOS晶体管的栅极连接到所述启用电路,并且所述第二PMOS晶体管的栅极连接到所述电压输出。
描述各种实施例,其中所述第一充电路径电路另外包括连接在第一电压源与所述第一PMOS晶体管之间的第三PMOS晶体管,其中所述第三PMOS晶体管具有连接到第一控制电路的栅极。
描述各种实施例,另外包括连接在所述电压输出与地之间的NMOS晶体管,所述NMOS晶体管具有连接到所述启用电路的栅极。
描述各种实施例,其中所述第二充电路径电路另外包括连接在第二电压源与第一电阻器之间的第四PMOS晶体管,其中所述第四PMOS晶体管的栅极连接到所述启用电路。
描述各种实施例,另外包括连接在所述电压输出与地之间的PMOS晶体管,所述PMOS晶体管具有通过第二电阻器连接到第一电源的栅极。
描述各种实施例,所述启用电路包括反相器,所述反相器被配置成接收启用信号并输出反相启用信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恩智浦美国有限公司,未经恩智浦美国有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210969961.8/2.html,转载请声明来源钻瓜专利网。





