[发明专利]基于FPGA的数据处理方法、装置、设备及存储介质在审
申请号: | 202210869578.5 | 申请日: | 2022-07-22 |
公开(公告)号: | CN115098040A | 公开(公告)日: | 2022-09-23 |
发明(设计)人: | 梅继力 | 申请(专利权)人: | 北京天融信网络安全技术有限公司;北京天融信科技有限公司;北京天融信软件有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06;G06F13/42 |
代理公司: | 北京超凡宏宇专利代理事务所(特殊普通合伙) 11463 | 代理人: | 周宇 |
地址: | 100085 北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 fpga 数据处理 方法 装置 设备 存储 介质 | ||
1.一种基于现场可编程逻辑门阵列FPGA的数据处理方法,其特征在于,所述FPGA包括多个算法核,其中,算法核数量预先设定,所述算法核包括处理算法,且所述多个算法核能够对数据进行并行处理;所述方法包括:
接收待处理数据;
确定处于空闲状态的目标算法核;
利用所述目标算法核中的处理算法对所述待处理数据进行处理;
获得所述目标算法核输出的处理结果,并将所述处理结果进行存储。
2.根据权利要求1所述的方法,其特征在于,所述FPGA还包括先入先出队列FIFO缓存器,所述FIFO缓存器包括处于空闲状态的算法核标识;
所述确定处于空闲状态的算法核,包括:
将所述FIFO缓存器中,最早写入的处于空闲状态的算法核标识对应的算法核作为所述目标算法核。
3.根据权利要求1所述的方法,其特征在于,所述多个算法核预先被划分为多个算法组,每个算法组对应一个一级缓存器;所述将所述处理结果进行存储,包括:
将所述处理结果存入对应算法组的一级缓存器中。
4.根据权利要求3所述的方法,其特征在于,所述将所述处理结果存入对应算法组的一级缓存器中,包括:
获取与所述目标算法核属于同一算法组,且比所述目标算法核优先级高的算法核的写入状态;
若所述写入状态均为空闲,则将所述处理结果存入对应算法组的一级缓存器中。
5.根据权利要求3或4所述的方法,其特征在于,所述FPGA还包括二级缓存器;所述方法还包括:
获取非空的一级缓存器,将所述非空的一级缓存器中的处理结果存储至所述二级缓存器。
6.根据权利要求1所述的方法,其特征在于,在确定处于空闲状态的目标算法核之后,所述方法还包括:
将所述待处理数据存入所述目标算法核对应的随机存取存储器RAM块中,并生成起始信号;
所述利用所述目标算法核中的处理算法对所述待处理数据进行处理,包括:
根据所述起始信号调用对应的目标算法核中的处理算法对所述待处理数据进行处理。
7.根据权利要求1-4任一项所述的方法,其特征在于,所述处理算法为哈希算法。
8.一种基于FPGA的数据处理装置,其特征在于,所述FPGA包括多个算法核,其中,算法核数量预先设定,所述算法核包括处理算法,且所述多个算法核能够对数据进行并行处理;所述装置包括:
数据接收模块,用于接收待处理数据;
算法核确定模块,用于确定处于空闲状态的目标算法核;其中,所述目标算法核包括处理算法;
数据处理模块,用于利用所述目标算法核中的处理算法对所述待处理数据进行处理;
结果存储模块,用于获得所述目标算法核输出的处理结果,并将所述处理结果进行存储。
9.一种电子设备,其特征在于,包括:处理器、存储器和总线,其中,
所述处理器和所述存储器通过所述总线完成相互间的通信;
所述存储器存储有可被所述处理器执行的程序指令,所述处理器调用所述程序指令能够执行如权利要求1-7任一项所述的方法。
10.一种非暂态计算机可读存储介质,其特征在于,所述非暂态计算机可读存储介质存储计算机指令,所述计算机指令被计算机运行时,使所述计算机执行如权利要求1-7任一项所述的方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京天融信网络安全技术有限公司;北京天融信科技有限公司;北京天融信软件有限公司,未经北京天融信网络安全技术有限公司;北京天融信科技有限公司;北京天融信软件有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210869578.5/1.html,转载请声明来源钻瓜专利网。