[发明专利]基于FPGA的多算法核数据包保序方法及装置有效
申请号: | 202210629416.4 | 申请日: | 2022-06-02 |
公开(公告)号: | CN114928575B | 公开(公告)日: | 2023-08-11 |
发明(设计)人: | 晁坤 | 申请(专利权)人: | 江苏新质信息科技有限公司 |
主分类号: | H04L47/62 | 分类号: | H04L47/62;H04L47/625;H04L47/34 |
代理公司: | 北京华清迪源知识产权代理有限公司 11577 | 代理人: | 郑兴旺 |
地址: | 214074 江苏省无锡市滨*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 fpga 算法 数据包 方法 装置 | ||
1.基于FPGA的多算法核数据包保序方法,其特征在于,包括:
对算法核进行编号,关闭算法核的接收使能信号,禁止算法核接收上级数据;
通过控制FIFO的full标识信号判断控制FIFO的剩余空间,若控制FIFO存在剩余空间,逐个判断每个算法核的flag标识信号,对flag标识为空闲的算法核进行选通,开启选通算法核的接收使能,允许接收上级数据;
判断选通算法核是否接收完整数据包,若选通算法核接收完整数据包,关闭算法核的接收使能,将接收完整数据包的算法核序列号写入控制FIFO,将算法核的运算结果写入到数据FIFO;
当控制FIFO非空状态下,从控制FIFO中读取算法核的序列号,然后根据读取的序列号从对应的数据FIFO中依次读取数据报文。
2.根据权利要求1所述的基于FPGA的多算法核数据包保序方法,其特征在于,full标识信号的状态包括高位状态和低位状态,当控制FIFO已满不存在剩余空间时,full标识信号处于高位状态;当控制FIFO存在剩余空间时,full标识信号处于低位状态;
当控制FIFO的full标识信号处于高位状态时,等待直到控制FIFO的full标识信号处于低位状态。
3.根据权利要求1所述的基于FPGA的多算法核数据包保序方法,其特征在于,当算法核被占用时,将被占用算法的flag标识配置为busy状态。
4.根据权利要求1所述的基于FPGA的多算法核数据包保序方法,其特征在于,通过flag标识判断数据FIFO中是否包含完整的数据包,如果数据FIFO中的数据包不完整,等待直到检测到数据FIFO中包含完整的数据包。
5.根据权利要求1所述的基于FPGA的多算法核数据包保序方法,其特征在于,将从数据FIFO中读取的数据报文发送到后级使用,完成数据包的转发。
6.基于FPGA的多算法核数据包保序装置,其特征在于,包括:
算法核编号模块,用于对算法核进行编号;
算法核关闭模块,用于关闭算法核的接收使能信号,禁止算法核接收上级数据;
剩余空间判断模块,用于通过控制FIFO的full标识信号判断控制FIFO的剩余空间;
算法核状态判断模块,用于若控制FIFO存在剩余空间,逐个判断每个算法核的flag标识信号;
算法核选通模块,用于对flag标识为空闲的算法核进行选通,开启选通算法核的接收使能,允许接收上级数据;
数据包完整性判断模块,用于判断选通算法核是否接收完整数据包;若选通算法核接收完整数据包,关闭算法核的接收使能;
序列号写入模块,用于将接收完整数据包的算法核序列号写入控制FIFO;
结果写入模块,用于将算法核的运算结果写入到数据FIFO;
序列号读取模块,用于当控制FIFO非空状态下,从控制FIFO中读取算法核的序列号;
报文读取模块,用于根据读取的序列号从对应的数据FIFO中依次读取数据报文。
7.根据权利要求6所述的基于FPGA的多算法核数据包保序装置,其特征在于,所述剩余空间判断模块中,full标识信号的状态包括高位状态和低位状态,当控制FIFO已满不存在剩余空间时,full标识信号处于高位状态;当控制FIFO存在剩余空间时,full标识信号处于低位状态;
还包括第一等待模块,用于当控制FIFO的full标识信号处于高位状态时,等待直到控制FIFO的full标识信号处于低位状态。
8.根据权利要求6所述的基于FPGA的多算法核数据包保序装置,其特征在于,所述算法核状态判断模块中,当算法核被占用时,将被占用算法的flag标识配置为busy状态。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏新质信息科技有限公司,未经江苏新质信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210629416.4/1.html,转载请声明来源钻瓜专利网。