[发明专利]一种反熔丝地址解码电路、操作方法以及存储器在审
申请号: | 202210350507.4 | 申请日: | 2022-04-02 |
公开(公告)号: | CN114913907A | 公开(公告)日: | 2022-08-16 |
发明(设计)人: | 季汝敏 | 申请(专利权)人: | 长鑫存储技术有限公司 |
主分类号: | G11C17/18 | 分类号: | G11C17/18;G11C17/16;G11C5/14;G11C29/00 |
代理公司: | 北京派特恩知识产权代理有限公司 11270 | 代理人: | 高天华;王黎延 |
地址: | 230601 安徽省合肥市*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 反熔丝 地址 解码 电路 操作方法 以及 存储器 | ||
本公开实施例公开了一种反熔丝地址解码电路、操作方法以及存储器,其中,所述反熔丝地址解码电路包括:预解码模块,用于解码反熔丝存储阵列的编程地址并输出编程地址预解码信号;电平位移模块,耦接到所述预解码模块,用于将所述编程地址预解码信号进行升压,并输出升压信号;编程地址解码模块,接收所述升压信号,用于对所述升压信号解码并输出编程地址信号。
技术领域
本公开涉及集成电路技术领域,尤其涉及一种反熔丝地址解码电路、操作方法以及存储器。
背景技术
基于反熔丝(Anti-fuse)技术的一次可编程器件被广泛应用于各类芯片中,例如DRAM芯片中利用反熔丝可编程存储器可以存储具有缺陷的存储单元地址信息,进而实现冗余替换(包括行替换和列替换);也可以通过对反熔丝可编程存储器进行编程,进而实现对芯片内部各种参数(例如电压、电流、频率…)的精确修调。在芯片上电启动时,反熔丝可编程存储器中存储的信息会通过内置的传输电路进行发送并锁存在需要用到的地方。
但是,目前的反熔丝器件存在芯片面积较大,成本较高的问题。
发明内容
有鉴于此,本公开实施例提供一种反熔丝地址解码电路、操作方法以及存储器。
根据本公开实施例的第一方面,提供了一种反熔丝地址解码电路,所述反熔丝地址解码电路包括:
预解码模块,用于解码反熔丝存储阵列的编程地址并输出编程地址预解码信号;
电平位移模块,耦接到所述预解码模块,用于将所述编程地址预解码信号进行升压,并输出升压信号;
编程地址解码模块,接收所述升压信号,用于对所述升压信号解码并输出编程地址信号。
在一些实施例中,所述电平位移模块包括第一电平位移模块和第二电平位移模块;
所述第一电平位移模块,耦接到所述预解码模块,用于将所述编程地址预解码信号进行升压,并输出第一升压信号;
所述第二电平位移模块,耦接到所述第一电平位移模块,用于将所述第一升压信号进行升压,并输出第二升压信号。
在一些实施例中,所述第一升压信号的电压电平包括逻辑低值和逻辑高值,所述第二升压信号的电压电平包括逻辑低值和逻辑高值;
所述第一升压信号的逻辑低值小于所述第二升压信号的逻辑低值;所述第一升压信号的逻辑高值小于所述第二升压信号的逻辑高值。
在一些实施例中,所述编程地址预解码信号的电压电平包括逻辑低值和逻辑高值;
所述编程地址预解码信号的电压电平的逻辑低值和逻辑高值分别为0V和1.2V;
所述第一升压信号的电压电平的逻辑低值和逻辑高值分别为0V和3V;
所述第二升压信号的电压电平的逻辑低值的范围为2.5V~3V,逻辑高值的范围为5V~6V。
在一些实施例中,所述编程地址解码模块包括:
字线地址解码模块,耦接到所述第一电平位移模块,用于根据所述第一升压信号输出字线地址信号;
编程行地址解码模块,耦接到所述第二电平位移模块,用于根据第二升压信号输出编程行地址信号。
在一些实施例中,所述编程地址包括行地址信息和子阵列地址信息;
所述第一升压信号包括第一行地址升压信号和第一子阵列地址升压信号;所述第二升压信号包括第二行地址升压信号和第二子阵列地址升压信号。
在一些实施例中,所述字线地址解码模块包括:第一与非门和第一反相器;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长鑫存储技术有限公司,未经长鑫存储技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210350507.4/2.html,转载请声明来源钻瓜专利网。