[发明专利]伪码同步方法、装置、电子设备和存储介质有效
| 申请号: | 202210343544.2 | 申请日: | 2022-03-31 | 
| 公开(公告)号: | CN115065380B | 公开(公告)日: | 2023-10-20 | 
| 发明(设计)人: | 李雪健;王国英;许燕文;叶峰;孙国营;张夫松;陈光 | 申请(专利权)人: | 北京全路通信信号研究设计院集团有限公司 | 
| 主分类号: | H04B1/7075 | 分类号: | H04B1/7075;H04B1/7073;H04B1/7087 | 
| 代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 王瑞云 | 
| 地址: | 100070 北京市丰台区*** | 国省代码: | 北京;11 | 
| 权利要求书: | 查看更多 | 说明书: | 查看更多 | 
| 摘要: | |||
| 搜索关键词: | 同步 方法 装置 电子设备 存储 介质 | ||
本申请实施例公开了一种伪码同步方法、装置、电子设备和存储介质。获取输入信号经载波同步后得到同相支路的扩频信号和正交支路的扩频信号;获取伪码产生器生成的相位滞后支路、相位中间支路和相位超前支路的伪码信号;针对各支路的伪码信号,将该支路的伪码信号对不同支路的扩频信号乘积的积分平方进行叠加,得到该支路伪码信号的同步判定数据;根据不同支路伪码信号的同步判定数据,调整各支路伪码信号的相位,以使调整后的相位中间支路的伪码信号与同相支路的扩频信号同步。本申请实施例提高了伪码同步精度。
技术领域
本申请实施例涉及信号处理技术,尤其涉及一种伪码同步方法、装置、电子设备和存储介质。
背景技术
欧洲环线系统的上行链路信号制式为码分多址(Code Division MultipleAccess,CDMA),是一种基于直接序列扩频技术(Direct Sequence Spread Spectrum,DSSS)的通信方式,发射端载波既受基带数字信号调制,又受伪码调制。
通常接收端在进行伪码同步前需要进行载波同步。在载波同步过程中会引入相位差,影响伪码同步的精度。
发明内容
本申请提供一种伪码同步方法、装置、电子设备和存储介质,以提高伪码同步精度。
第一方面,本申请实施例提供了一种伪码同步方法,该伪码同步方法包括:
获取输入信号经载波同步后得到同相支路的扩频信号和正交支路的扩频信号;
获取伪码产生器生成的相位滞后支路、相位中间支路和相位超前支路的伪码信号;
针对各支路的伪码信号,将该支路的伪码信号对不同支路的扩频信号乘积的积分平方进行叠加,得到该支路伪码信号的同步判定数据;
根据不同支路伪码信号的同步判定数据,调整各支路伪码信号的相位,以使调整后的相位中间支路的伪码信号与同相支路的扩频信号同步。
第二方面,本申请实施例还提供了一种伪码同步装置,该伪码同步装置包括:
扩频信号获取模块,用于获取输入信号经载波同步后得到同相支路的扩频信号和正交支路的扩频信号;
伪码信号获取模块,用于获取伪码产生器生成的相位滞后支路、相位中间支路和相位超前支路的伪码信号;
同步判定数据获取模块,用于针对各支路的伪码信号,将该支路的伪码信号对不同支路的扩频信号乘积的积分平方进行叠加,得到该支路伪码信号的同步判定数据;
伪码信号调整模块,用于根据不同支路伪码信号的同步判定数据,调整各支路伪码信号的相位,以使调整后的相位中间支路的伪码信号与同相支路的扩频信号同步。
第三方面,本申请实施例还提供了电子设备,该电子设备包括:
一个或多个处理器;
存储装置,用于存储一个或多个程序;
当一个或多个程序被一个或多个处理器执行,使得一个或多个处理器实现如本申请实施例提供的任意一种伪码同步方法。
第四方面,本申请实施例还提供了一种包括计算机可执行指令的存储介质,计算机可执行指令在由计算机处理器执行时用于执行如本申请实施例提供的任意一种伪码同步方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京全路通信信号研究设计院集团有限公司,未经北京全路通信信号研究设计院集团有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210343544.2/2.html,转载请声明来源钻瓜专利网。





