[发明专利]基于FPGA原型的SoC软硬件协同验证系统及方法在审
申请号: | 202210316089.7 | 申请日: | 2022-03-29 |
公开(公告)号: | CN114611445A | 公开(公告)日: | 2022-06-10 |
发明(设计)人: | 王红霞;刘鸿瑾;王宏;张绍林;李宾;王小波;牟宁;马远航;宋佳伟;付宝玲 | 申请(专利权)人: | 北京轩宇空间科技有限公司 |
主分类号: | G06F30/331 | 分类号: | G06F30/331;G06F30/398 |
代理公司: | 成都诚中致达专利代理有限公司 51280 | 代理人: | 杨春 |
地址: | 101318 北京市顺义*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 fpga 原型 soc 软硬件 协同 验证 系统 方法 | ||
1.一种基于FPGA原型的SoC软硬件协同验证系统,其特征在于,包括多台计算机,通过物理接口连接至多台计算机上的至少第一套FPGA原型验证平台以及通过物理接口连接至多台计算机上的至少第二套FPGA原型验证平台;
第一套FPGA原型验证平台用于通用接口转接测试验证;
第二套FPGA原型验证平台用于专用接口转接测试验证。
2.根据权利要求1所述的基于FPGA原型的SoC软硬件协同验证系统,其特征在于,第一套FPGA原型验证平台包括通过USB连接至多台计算机上的第一调试器,第一调试器通过JTAG1连接有第一FPGA原型验证板,多台计算机上通过串口和/USB连接有通用接口板,通用接口板连接有第一扩展子板,第一扩展子板连接至第一FPGA原型验证板上,多台计算机通过网口连接有第一SoC调试器,第一SoC调试器通过JTAG2连接至第一FPGA原型验证板上。
3.根据权利要求2所述的基于FPGA原型的SoC软硬件协同验证系统,其特征在于,第二套FPGA原型验证平台包括通过USB连接至多台计算机上的第二调试器,第二调试器通过JTAG3连接有第二FPGA原型验证板,多台计算机上通过串口和/USB连接有多个专用接口板,专用接口板连接有多个第二扩展子板,第二扩展子板连接于第二FPGA原型验证板,多台计算机通过网口连接至第二FPGA原型验证板上,多台计算机通过USB连接有第二SoC调试器,第二SoC调试器通过JTAG4连接至第二FPGA原型验证板。
4.根据权利要求2所述的基于FPGA原型的SoC软硬件协同验证系统,其特征在于,第一调试器通过JTAG1向第一FPGA原型验证板进行SoC原型下载。
5.根据权利要求2所述的基于FPGA原型的SoC软硬件协同验证系统,其特征在于,第一SoC调试器用于SoC软核的程序下载调试。
6.根据权利要求3所述的基于FPGA原型的SoC软硬件协同验证系统,其特征在于,第二调试器通过JTAG3向第二FPGA原型验证板进行SoC原型下载。
7.根据权利要求3所述的基于FPGA原型的SoC软硬件协同验证系统,其特征在于,第二SoC调试器用于SoC软核的程序下载调试。
8.基于FPGA原型的SoC软硬件协同验证方法,其特征在于,通过如权利要求3中所述的系统实现,包括步骤:
步骤a,将集成好的RTL代码,通过ISE综合后由JTAG1或者JTAG3下载至第一FPGA原型验证板或者第二FPGA原型验证板中的主FPGA中,以使CPU以软核的方式位于FPGA内;
步骤b,通过IDE把第一SoC调试器或者第二SoC调试器的开发代码通过JTAG2或者JTAG4下载到第一FPGA原型验证板或者第二FPGA原型验证板的主FPGA固化的高性能SoC内核中,以实现对测试程序的调试;
步骤c,通过计算机内的测试软件对通用接口转接测试验证及专用接口转接测试验证;
其中,通用接口转接测试验证用于CPU内核性能测试及外设功能的测试验证,专用接口转接测试验证用于用户定制接口及高速总线接口测试验证;
步骤d,对通用接口转接测试验证和专用接口转接测试验证的测试代码进行整合。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京轩宇空间科技有限公司,未经北京轩宇空间科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210316089.7/1.html,转载请声明来源钻瓜专利网。