[发明专利]芯片的时钟设计方法、芯片、装置及相关设备在审
| 申请号: | 202210138605.1 | 申请日: | 2022-02-15 |
| 公开(公告)号: | CN114546030A | 公开(公告)日: | 2022-05-27 |
| 发明(设计)人: | 徐祥俊;王明波;王科 | 申请(专利权)人: | 海光信息技术股份有限公司 |
| 主分类号: | G06F1/08 | 分类号: | G06F1/08 |
| 代理公司: | 上海知锦知识产权代理事务所(特殊普通合伙) 31327 | 代理人: | 汤陈龙 |
| 地址: | 300384 天津市滨海新区天津华苑*** | 国省代码: | 天津;12 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 芯片 时钟 设计 方法 装置 相关 设备 | ||
1.一种芯片的时钟设计方法,其特征在于,包括:
设计为芯片的多个功能模块提供时钟的第一时钟生成逻辑,所述第一时钟生成逻辑被配置为根据所述多个功能模块使用的时钟频率,生成同相不同频率的多个功能时钟;
以及设计所述多个功能时钟与所述多个功能模块的对应关系,一个功能时钟对应使用该功能时钟的频率的至少一个功能模块。
2.根据权利要求1所述的方法,其特征在于,所述多个功能模块包括:第一功能模块和第二功能模块;其中,所述第一功能模块使用与自身性能要求相应频率的时钟,所述第二功能模块使用特定频率的时钟。
3.根据权利要求2所述的方法,其特征在于,所述第一时钟生成逻辑被配置为根据所述多个功能模块使用的时钟频率,生成同相不同频率的多个功能时钟包括:根据所述第一功能模块和所述第二功能模块使用的时钟频率,生成同相不同频率的多个功能时钟;
所述设计多个功能时钟与所述多个功能模块的对应关系包括:设计适应第一功能模块的时钟频率的功能时钟,与第一功能模块的对应关系;以及,设计适应所述特定频率的功能时钟,与所述第二功能模块的对应关系。
4.根据权利要求2所述的方法,其特征在于,所述第二功能模块基于硬性要求使用特定频率的时钟,或者,所述第二功能模块无时钟要求;所述第二功能模块无时钟要求时,基于芯片整体的性能要求和工艺情况,使用固定的特定频率的时钟。
5.根据权利要求4所述的方法,其特征在于,还包括:
设计第二时钟生成逻辑,所述第二时钟生成逻辑用于为第三功能模块生成时钟,该时钟与第一时钟生成逻辑生成的时钟为异步时钟的关系;所述第三功能模块基于硬性要求使用特定频率的时钟,且所述第三功能模块的时钟使用的特定频率不同于,所述第二功能模块的时钟使用的特定频率。
6.根据权利要求1所述的方法,其特征在于,还包括:设计第一时钟生成逻辑生成基准时钟,所述基准时钟与所述多个功能时钟同相。
7.根据权利要求6所述的方法,其特征在于,所述设计为所述多个功能模块提供时钟的第一时钟生成逻辑包括:
设计频率放大电路,所述频率放大电路被配置为对参考时钟进行频率放大处理,以得到高频时钟;
设计与频率放大电路相连的多个分频电路,所述多个分频电路被配置为分别根据各自的分频配置对高频时钟进行分频处理,以得到所述基准时钟和所述多个功能时钟;其中,所述多个功能模块中使用相同时钟频率的功能模块对应一个分频电路,且一个分频电路基于自身的分频配置输出一个时钟并提供给对应的功能模块。
8.根据权利要求7所述的方法,其特征在于,所述多个功能时钟的频率的公约数为所述基准时钟的频率,所述基准时钟的频率与参考时钟的频率相同,并且高频时钟的频率为参考时钟的频率的预设倍数;所述功能时钟的频率为倍数关系或者为非倍数关系。
9.根据权利要求1-8任一项所述的方法,其特征在于,还包括:
设计信号在功能时钟和基准时钟之间传输时,按照功能时钟的频率进行时序约束;
设计信号在频率不存在倍数关系的两个功能时钟之间传输时,按照两个功能时钟的时钟周期最大公约数进行时序约束;
设计信号在频率存在倍数关系的两个功能时钟之间传输时,基于频率快的功能时钟的时钟周期、以及两个功能时钟之间的偏差和抖动进行时序约束。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海光信息技术股份有限公司,未经海光信息技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210138605.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种毒种悬浮培养箱
- 下一篇:一种轧辊磨床中心架的微调装置及其微调方法





