[发明专利]一种解决SRIO接口阻塞的方法在审
| 申请号: | 202210025365.4 | 申请日: | 2022-03-01 |
| 公开(公告)号: | CN114398304A | 公开(公告)日: | 2022-04-26 |
| 发明(设计)人: | 周剑峰;李云飞;程惠;赵丽娟 | 申请(专利权)人: | 山西银河电子设备厂 |
| 主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F1/24 |
| 代理公司: | 太原万惟新致知识产权代理事务所(特殊普通合伙) 14121 | 代理人: | 黄海燕 |
| 地址: | 030000 山*** | 国省代码: | 山西;14 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 解决 srio 接口 阻塞 方法 | ||
1.一种解决SRIO接口阻塞的方法,其特征在于:包括以下步骤:
第一步:CPU通过本地总线(BUS)轮询和FPGA间的SRIO接口状态;
第二步:FPGA在接收到CPU发送过来的复位信号后,对内部逻辑进行复位;
第三步:FPGA接收到重配置指令后,通过ICAP发送IPROG指令进行重新配置。
2.根据权利要求1所述的一种解决SRIO接口阻塞的方法,其特征在于:所述第一步中一旦发现SRIO接口出现了阻塞的情况,首先发送软复位信号至FPGA,同时对自身SRIO接口进行复位。
3.根据权利要求1所述的一种解决SRIO接口阻塞的方法,其特征在于:所述第一步中仍不能解决接口阻塞的问题,则写入重新配置指令至FPGA。
4.根据权利要求1所述的一种解决SRIO接口阻塞的方法,其特征在于:所述第三步中IRPOG发送的配置数据的Warm boot start address填写需要重配置的逻辑在FLASH中存储的地址即可。
5.根据权利要求1所述的一种解决SRIO接口阻塞的方法,其特征在于:所述FPGA采用Master模式进行配置时,上电启动后默认从FLASH的0地址处读取数据。所以我们在FLASH的0地址处烧写的配置bit文件应包含ICAP2原语。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山西银河电子设备厂,未经山西银河电子设备厂许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210025365.4/1.html,转载请声明来源钻瓜专利网。





